内存组件及其制造方法
    11.
    发明公开

    公开(公告)号:CN102346711A

    公开(公告)日:2012-02-08

    申请号:CN201010538321.9

    申请日:2010-11-03

    CPC classification number: G06F12/0875 G06F11/1064 H03M13/098

    Abstract: 本发明提供一种内存组件以及制造内存的方法。内存组件包含卷标高速缓存阵列;配置以接收地址,并计算与输出前同位性(Pre-Parity)位的前同位性检查单元,其中前同位性位是从地址的所有位计算而得。配置比较器以比较由卷标高速缓存阵列读取的卷标与上述地址,并输出读取命中位。当卷标与地址相同时,读取命中位为真,而当卷标与地址不同时,则读取命中位为否。上述组件还包含简化的同位性检查单元,其是配置以接收并执行操作于前同位性位、读取命中位以及来自于卷标高速缓存阵列的一同位性位之上,借以输出读取同位性位。

    时钟门控电路及其操作方法

    公开(公告)号:CN113141177B

    公开(公告)日:2024-09-06

    申请号:CN202110057326.8

    申请日:2021-01-15

    Abstract: 一种时钟门控电路,包括NOR逻辑门、传输门、交叉耦合对的晶体管以及第一晶体管。NOR逻辑门耦合到第一节点,并接收第一使能信号和第二使能信号,并输出第一控制信号。传输门耦合在第一节点与第二节点之间,并接收第一控制信号、反相时钟输入信号和时钟输出信号。交叉耦合对的晶体管耦合在第二节点与输出节点之间,并接收至少第二控制信号。第一晶体管包括:被配置为接收反相时钟输入信号的第一栅极端子;耦合到输出节点的第一漏极端子;以及耦合到参考电源的第一源极端子。第一晶体管响应于反相时钟输入信号来调节时钟输出信号。本发明的实施例还涉及操作时钟门控电路的方法。

    无传输门的电路单元以及包括该单元的集成电路布局

    公开(公告)号:CN108281419B

    公开(公告)日:2021-06-01

    申请号:CN201711461305.2

    申请日:2017-12-28

    Abstract: 本发明的实施例提供了触发器电路的半导体标准单元和包括该单元的集成电路。触发器电路的半导体标准单元包括:沿着第一方向彼此基本平行地延伸的半导体鳍、设置在第一层级上并且沿着第一方向彼此基本平行地延伸的导电布线以及基本平行于基本垂直于第一方向的第二方向延伸并且形成在与第一层级不同的第二层级上的栅电极层。触发器电路包括由半导体鳍和栅电极层制成的晶体管,触发器接收数据输入信号,存储数据输入信号,并且响应于时钟信号输出指示存储的数据的数据输出信号,时钟信号是由半导体标准单元接收的唯一时钟信号,并且数据输入信号、时钟信号和数据输出信号通过至少导电布线在晶体管之中传输。

    修改集成电路布局的方法
    14.
    发明公开

    公开(公告)号:CN111199129A

    公开(公告)日:2020-05-26

    申请号:CN201911031403.1

    申请日:2019-10-28

    Abstract: 一种修改集成电路布局的方法,其特征在于,包括以下操作:识别电路布局的反转信号网;决定到反转信号网的传导线何时具有寄生电容;及决定如何调整集成电路布局以减小到反转信号网的传导线的寄生电容。此方法进一步包括以下操作:决定是否移动集成电路布局中的传导线的一者的操作;及决定是否在具有寄生电容的反转信号网的传导线之间插入隔离结构。

    低功率触发器电路
    15.
    发明公开

    公开(公告)号:CN108123700A

    公开(公告)日:2018-06-05

    申请号:CN201710426206.4

    申请日:2017-06-08

    Abstract: 一种被配置成将输入信号锁存至输出信号的触发器电路。所述电路包括:第一锁存电路;以及第二锁存电路,耦合至所述第一锁存电路。在某些实施例中,响应于时钟信号,所述第一锁存电路与所述第二锁存电路被互补地激活以将所述输入信号锁存至所述输出信号,且所述第一锁存电路及所述第二锁存电路分别包括至多两个被配置成接收所述时钟信号的晶体管。

    触发器
    16.
    发明公开

    公开(公告)号:CN106998199A

    公开(公告)日:2017-08-01

    申请号:CN201611037283.2

    申请日:2016-11-11

    Abstract: 一种触发器包括用以接收数据信号及扫描输入信号的主锁存器。所述主锁存器基于扫描使能信号向从锁存器提供数据信号或扫描输入信号中的一者。所述触发器包括用以基于输入时钟信号及所述扫描使能信号中的一者或两者而产生时钟信号的电路系统。第一时钟信号被提供至主锁存器且第二时钟信号被提供至从锁存器。当所述扫描使能信号具有第一逻辑电平时,所述第一时钟信号不包括与所述第二时钟信号的边沿跃迁同时发生的边沿跃迁。当所述扫描使能信号具有第二逻辑电平时,所述第一时钟信号包括与所述第二时钟信号的边沿跃迁同时发生的边沿跃迁。

    触发器电路设计
    17.
    发明授权

    公开(公告)号:CN102457253B

    公开(公告)日:2015-01-07

    申请号:CN201110314833.1

    申请日:2011-10-17

    CPC classification number: H03K3/356121

    Abstract: 本发明公开了一种触发器电路,其包括:在接收的时钟信号为低时输出高的充电信号的预充电电路;产生延迟时钟输入控制信号的延迟时钟输入电路,其中延迟时钟输入控制信号在时钟信号为高时具有与输入信号相同的值;一旦接收到充电信号和延迟时钟输入控制信号即产生电荷保持信号的电荷保持电路,其中该电荷保持信号在时钟信号为低时等于充电信号并且在时钟信号为高时等于延迟时钟输入控制信号;接收充电保持信号和时钟信号并产生反相电荷保持信号的分离器电路;被配置为接收反相电荷保持信号、当前状态信号和反相当前状态信号并产生当前状态信号和反相当前状态信号的存储电路。

    内部时钟门控装置
    18.
    发明公开

    公开(公告)号:CN102799211A

    公开(公告)日:2012-11-28

    申请号:CN201110317859.1

    申请日:2011-10-18

    CPC classification number: G06F1/3287 G06F1/3237 Y02D10/128 Y02D10/171

    Abstract: 内部时钟门控装置包括:静态逻辑模块和多米诺逻辑模块。将静态逻辑模块配置为接收时钟信号和时钟使能信号。将多米诺逻辑模块配置为从静态逻辑模块的输出接收时钟信号和控制信号。状态逻辑模块和多米诺逻辑模块进一步被配置为,使得当时钟使能信号具有逻辑高状态时,多米诺逻辑模块的输出生成相位与时钟信号类似的信号。另一方面,当时钟使能信号具有逻辑低状态时,多米诺逻辑模块的输出生成逻辑低信号。此外,静态逻辑模块和多米诺逻辑模块可以分别减少内部时钟门控装置的设置时间和延迟时间。

    包括多位触发器的电路及其操作方法

    公开(公告)号:CN113131903B

    公开(公告)日:2025-02-28

    申请号:CN202011607324.3

    申请日:2020-12-30

    Abstract: 一种包括多位触发器的电路,包括:多位触发器;连接到多位触发器的集成时钟门控电路;以及连接到集成时钟门控电路和多位触发器的控制电路。控制电路将对应于输入数据的多位触发器的输出数据与输入数据进行比较。控制电路基于将对应于输入数据的多位触发器的输出数据与多位触发器的输入数据进行比较来生成使能信号。控制电路将使能信号提供给集成时钟门控电路,其中,集成时钟门控电路基于使能信号向多位触发器提供时钟信号,从而使多位触发器触发。本发明的实施例还涉及操作多位触发器的方法。

    使用与或非门及或与非门的触发器电路及多位触发器电路

    公开(公告)号:CN113114222B

    公开(公告)日:2024-06-21

    申请号:CN202011228545.X

    申请日:2020-11-06

    Abstract: 一种使用与或非门及或与非门的触发器电路包括:多路复用器单元,具有在第一信号与第二信号之间进行选择的多路复用器;主单元,具有两个或与非门,其中第一或与非门耦合在第一节点(N1)与第三节点(N3)之间,第二或与非门耦合在第二节点(N2)与第四节点(N4)之间;从单元,具有两个与或非门,其中第一与或非门耦合在第三节点(N3)与第五节点(N5)之间,第二与或非门耦合在第四节点(N4)与第六节点(N6)之间;以及时钟,用于控制所述两个与或非门及所述两个或与非门,所述时钟连接到第一与或非门及第二与或非门以及第一或与非门及第二或与非门。

Patent Agency Ranking