半导体工艺装置
    1.
    发明公开

    公开(公告)号:CN117497387A

    公开(公告)日:2024-02-02

    申请号:CN202310902429.9

    申请日:2023-07-21

    Abstract: 半导体工艺装置包括限定内部区域的室壳体和位于内部区域内的多个静电卡盘。室壳体包括窗和光收集单元,光收集单元包括位于窗上的不同的位置处的第一光学系统和第二光学系统。多个第一光学拾取单元连接到第一光学系统,并且多个第二光学拾取单元连接到第二光学系统。传感器包括多个光电检测器,多个光电检测器被配置为将由多个第一光学拾取单元传输的第一光学信号和由多个第二光学拾取单元传输的第二光学信号转换为电信号。处理器被配置为利用由多个光电检测器输出的电信号来生成室壳体的内部区域的空间图像,并且基于空间图像确定室壳体的内部区域中发生电弧的位置。

    制造竖直存储器装置的方法
    2.
    发明公开

    公开(公告)号:CN111223869A

    公开(公告)日:2020-06-02

    申请号:CN201910869953.4

    申请日:2019-09-16

    Abstract: 在制造竖直存储器装置的方法中,包括氮化物的第一牺牲层形成在衬底上。在第一牺牲层上形成模具,模具包括交替且重复堆叠的绝缘层和第二牺牲层。绝缘层和第二牺牲层分别包括第一氧化物和第二氧化物。穿过模具和第一牺牲层形成沟道。穿过模具和第一牺牲层形成开口以暴露出衬底的上表面。通过开口去除第一牺牲层,以形成第一间隙。形成沟道连接图案以填充第一间隙。将第二牺牲层替换为栅电极。

    包括绝缘层的半导体器件及其形成方法

    公开(公告)号:CN108987272B

    公开(公告)日:2023-08-22

    申请号:CN201711418493.0

    申请日:2017-12-25

    Abstract: 本发明提供包括绝缘层的半导体器件及其形成方法。一种半导体器件包括:衬底;绝缘层和栅电极的叠层结构,所述绝缘层和栅电极交替地并且重复地堆叠在所述衬底上;以及柱,所述柱穿过所述叠层结构。所述绝缘层包括下绝缘层、设置在所述下绝缘层上的中间绝缘层和设置在所述中间绝缘层上的上绝缘层。所述下绝缘层的硬度小于所述中间绝缘层的硬度,并且所述上绝缘层的硬度大于所述中间绝缘层的硬度。

    半导体工艺设备和监测半导体工艺的方法

    公开(公告)号:CN119581357A

    公开(公告)日:2025-03-07

    申请号:CN202411001065.8

    申请日:2024-07-25

    Abstract: 一种半导体工艺设备包括:包括腔室的壳体,基板在腔室中被处理;观察口,在壳体的侧壁中;适配器,配置为接收反射光,其中从腔室内部产生的等离子体产生的光在提供于基板的上表面上的结构的表面上的目标位置处被反射;偏振分束器,配置为将从适配器接收的反射光分离成P偏振光和S偏振光;分光镜,配置为分析P偏振光和S偏振光的光谱;以及控制单元,配置为基于分析光谱的结果、基于P偏振光和S偏振光中的每个在一个或更多个波长处随时间的发光强度来监测结构的厚度。

    制造垂直存储器装置的方法

    公开(公告)号:CN111106125A

    公开(公告)日:2020-05-05

    申请号:CN201910884495.1

    申请日:2019-09-19

    Abstract: 公开了一种制造垂直存储器装置的方法,该方法包括:在基底上形成第一牺牲层,第一牺牲层包括第一绝缘材料;形成包括绝缘层和第二牺牲层的模制体,绝缘层和第二牺牲层交替地且重复地堆叠在第一牺牲层上,绝缘层和第二牺牲层分别包括与第一绝缘材料不同的第二绝缘材料和第三绝缘材料;穿过模制体和第一牺牲层形成沟道;穿过模制体和第一牺牲层形成开口以暴露基底的上表面;通过开口去除第一牺牲层以形成第一间隙;形成沟道连接图案以填充第一间隙;以及用栅电极替换第二牺牲层。

Patent Agency Ranking