-
公开(公告)号:CN101431046A
公开(公告)日:2009-05-13
申请号:CN200810169680.4
申请日:2008-10-09
Applicant: 应用材料股份有限公司
Inventor: 埃米尔·阿拉-巴亚提 , 亚历山德罗斯·T·迪莫斯 , 任康树 , 梅休尔·内克 , 崔振江 , 米哈拉·鲍尔西努 , 石美仪 , 夏立群
IPC: H01L21/768
CPC classification number: H01L21/7682 , H01L21/3105 , H01L21/31111 , H01L21/31144 , H01L21/76825 , H01L21/76834 , H01L21/76849 , H01L21/76885
Abstract: 本发明提供了一种在互联结构的介电材料中产生气隙的方法和装置。一个实施例提供了一种形成半导体结构的方法,包括:在基板上沉积第一介电层,在第一介电层中形成沟槽,用导电材料填充沟槽,平坦化导电材料以暴露出第一介电层,将介电阻挡膜沉积在导电材料和暴露出的第一介电层上,在介电阻挡膜上方沉积硬掩膜层,在介电阻挡膜和硬掩模层中形成图案以暴露出基板的所选区域,氧化基板所选区域中的至少一部分第一介电层,去除第一介电层的氧化部分以在导电材料周围形成倒转沟槽,以及在倒转沟槽中沉积第二介电材料的同时在倒转沟槽中形成气隙。
-
公开(公告)号:CN101431047A
公开(公告)日:2009-05-13
申请号:CN200810169685.7
申请日:2008-10-09
Applicant: 应用材料股份有限公司
IPC: H01L21/768
CPC classification number: H01L21/76831 , C23C16/325 , H01L21/31144 , H01L21/3148 , H01L21/31633 , H01L21/76804 , H01L21/76807 , H01L21/7682 , H01L21/76829 , H01L21/76832 , H01L21/76834 , H01L21/76849 , H01L21/76885 , H01L2221/1036
Abstract: 本发明提供用于在多级互连结构中形成空气间隙的方法。所述多级互连结构具有空气间隙。一个实施方式提供了一种用于在半导体结构中形成导电线路的方法,包括:在第一介电层中形成多个沟槽,其中空气间隙将形成在第一介电层中;在沟槽中沉积共形介电阻挡膜,其中共形介电阻挡膜包括低k介电材料,其被构成为用作抵抗在第一介电层中形成空气间隙时使用的湿蚀刻化学试剂的阻挡层;在共形低k介电层上方沉积金属扩散阻挡膜;和沉积导电材料以填充沟槽。
-
公开(公告)号:CN101202227A
公开(公告)日:2008-06-18
申请号:CN200710165142.3
申请日:2007-10-29
Applicant: 应用材料股份有限公司
IPC: H01L21/31
Abstract: 本发明公开了处理位于衬底上的薄膜的方法。在一方面,这些方法包括:在从薄膜上去除光刻胶之后,通过在薄膜上沉积包含硅、碳,以及选择性地包含氧和/或氮的薄层,处理已构图的低介电常数薄膜。所述的薄层为已构图的低介电常数薄膜提供一个富碳、疏水的表面。所述薄层也在后续的湿法清洗工艺中保护了低介电常数薄膜并使其不被后续沉积在低介电常数薄膜上的各层的前驱物渗透。
-
公开(公告)号:CN101431047B
公开(公告)日:2011-03-30
申请号:CN200810169685.7
申请日:2008-10-09
Applicant: 应用材料股份有限公司
IPC: H01L21/768
CPC classification number: H01L21/76831 , C23C16/325 , H01L21/31144 , H01L21/3148 , H01L21/31633 , H01L21/76804 , H01L21/76807 , H01L21/7682 , H01L21/76829 , H01L21/76832 , H01L21/76834 , H01L21/76849 , H01L21/76885 , H01L2221/1036
Abstract: 本发明提供用于在多级互连结构中形成空气间隙的方法。所述多级互连结构具有空气间隙。一个实施方式提供了一种用于在半导体结构中形成导电线路的方法,包括:在第一介电层中形成多个沟槽,其中空气间隙将形成在第一介电层中;在沟槽中沉积共形介电阻挡膜,其中共形介电阻挡膜包括低k介电材料,其被构成为用作抵抗在第一介电层中形成空气间隙时使用的湿蚀刻化学试剂的阻挡层;在共形低k介电层上方沉积金属扩散阻挡膜;和沉积导电材料以填充沟槽。
-
公开(公告)号:CN101416293A
公开(公告)日:2009-04-22
申请号:CN200780012157.4
申请日:2007-03-30
Applicant: 应用材料股份有限公司
IPC: H01L21/469
CPC classification number: H01L21/3141 , C23C16/045 , C23C16/401 , C23C16/56 , H01L21/02126 , H01L21/02164 , H01L21/0217 , H01L21/02211 , H01L21/02216 , H01L21/02274 , H01L21/0228 , H01L21/31116 , H01L21/31612 , H01L21/31633 , H01L21/3185 , H01L21/76826 , H01L21/76834
Abstract: 本发明提供基板上膜层的阶梯覆盖性与图案加载(pattern loading)的控制方法。本发明一方面中,该方法包括使基板暴露在等离子体中的含硅前驱物下以沉积一膜层、使用一等离子体来处理所沉积的膜层以及重复该暴露步骤与处理步骤直到获得想要的膜层厚度。这些离子体可以是由含氧气体所生成。在另一方面中,该方法包括在其基板表面上具有至少一个已形成特征的基板上沉积一介电层,以及使用由含氧气体或含卤素气体所形成的等离子体来蚀刻该介电层,以在该特征上提供想要的介电层轮廓。可重复该沉积与蚀刻步骤多次循环直到提供期望的轮廓为止。
-
公开(公告)号:CN101431046B
公开(公告)日:2011-03-30
申请号:CN200810169680.4
申请日:2008-10-09
Applicant: 应用材料股份有限公司
Inventor: 埃米尔·阿拉-巴亚提 , 亚历山德罗斯·T·迪莫斯 , 任康树 , 梅休尔·内克 , 崔振江 , 米哈拉·鲍尔西努 , 石美仪 , 夏立群
IPC: H01L21/768
CPC classification number: H01L21/7682 , H01L21/3105 , H01L21/31111 , H01L21/31144 , H01L21/76825 , H01L21/76834 , H01L21/76849 , H01L21/76885
Abstract: 本发明提供了一种在互联结构的介电材料中产生气隙的方法和装置。一个实施例提供了一种形成半导体结构的方法,包括:在基板上沉积第一介电层,在第一介电层中形成沟槽,用导电材料填充沟槽,平坦化导电材料以暴露出第一介电层,将介电阻挡膜沉积在导电材料和暴露出的第一介电层上,在介电阻挡膜上方沉积硬掩膜层,在介电阻挡膜和硬掩模层中形成图案以暴露出基板的所选区域,氧化基板所选区域中的至少一部分第一介电层,去除第一介电层的氧化部分以在导电材料周围形成倒转沟槽,以及在倒转沟槽中沉积第二介电材料的同时在倒转沟槽中形成气隙。
-
公开(公告)号:CN101496145A
公开(公告)日:2009-07-29
申请号:CN200780017771.X
申请日:2007-06-15
Applicant: 应用材料股份有限公司
IPC: H01L21/318
CPC classification number: H01L21/3105 , C23C16/345 , C23C16/56 , H01L21/31111 , H01L21/31116 , H01L21/3185 , H01L21/823807 , H01L29/66583 , H01L29/7843
Abstract: 可藉由在较高的温度下沉积而提高氮化硅层的应力。采用一种能使基板实际加热至高于400℃的设备(例如,一种陶制而非铝制的加热器),则初镀的氮化硅膜可展现出增强的应力,使位于其下的MOS晶体管器件的性能得以提升。根据其它实施例,氮化硅沉积膜在高温下暴露于紫外光(UV)下以进行硬化,从而有助于使自膜中移除氢并增进膜应力。根据另外的实施例,氮化硅膜利用一种采用多个沉积/硬化循环的集成处理形成,以维护下方凸起特征尖角处的膜层的完整。而相继膜层间的附着力,则可藉由在每一循环中纳入紫外光硬化后的等离子体处理而获得提升。
-
公开(公告)号:CN101416293B
公开(公告)日:2011-04-20
申请号:CN200780012157.4
申请日:2007-03-30
Applicant: 应用材料股份有限公司
IPC: H01L21/469
CPC classification number: H01L21/3141 , C23C16/045 , C23C16/401 , C23C16/56 , H01L21/02126 , H01L21/02164 , H01L21/0217 , H01L21/02211 , H01L21/02216 , H01L21/02274 , H01L21/0228 , H01L21/31116 , H01L21/31612 , H01L21/31633 , H01L21/3185 , H01L21/76826 , H01L21/76834
Abstract: 本发明提供基板上膜层的阶梯覆盖性与图案加载(pattern loading)的控制方法。本发明一方面中,该方法包括使基板暴露在等离子体中的含硅前驱物下以沉积一膜层、使用一等离子体来处理所沉积的膜层以及重复该暴露步骤与处理步骤直到获得想要的膜层厚度。这些离子体可以是由含氧气体所生成。在另一方面中,该方法包括在其基板表面上具有至少一个已形成特征的基板上沉积一介电层,以及使用由含氧气体或含卤素气体所形成的等离子体来蚀刻该介电层,以在该特征上提供想要的介电层轮廓。可重复该沉积与蚀刻步骤多次循环直到提供期望的轮廓为止。
-
公开(公告)号:CN100550318C
公开(公告)日:2009-10-14
申请号:CN200710165142.3
申请日:2007-10-29
Applicant: 应用材料股份有限公司
IPC: H01L21/31
Abstract: 本发明公开了处理位于衬底上的薄膜的方法。在一方面,这些方法包括:在从薄膜上去除光刻胶之后,通过在薄膜上沉积包含硅、碳,以及选择性地包含氧和/或氮的薄层,处理已构图的低介电常数薄膜。所述的薄层为已构图的低介电常数薄膜提供一个富碳、疏水的表面。所述薄层也在后续的湿法清洗工艺中保护了低介电常数薄膜并使其不被后续沉积在低介电常数薄膜上的各层的前驱物渗透。
-
-
-
-
-
-
-
-