半导体器件
    2.
    发明公开

    公开(公告)号:CN113745184A

    公开(公告)日:2021-12-03

    申请号:CN202110591093.X

    申请日:2021-05-28

    Abstract: 本发明提供一种半导体器件,该半导体器件包括:衬底,具有其上设置有有源区的第一表面和与第一表面相反的第二表面;掩埋导线,在一个方向上延伸并具有被掩埋在有源区中的部分;覆盖掩埋导线的绝缘部分;设置在绝缘部分上并连接到掩埋导线的接触结构;从第二表面延伸到绝缘部分并暴露掩埋导线的掩埋部分的贯穿孔;设置在掩埋导线的侧表面上并暴露掩埋部分的底表面和与底表面相邻的侧表面的绝缘隔离膜;接触掩埋导线的底表面和相邻的侧表面的贯穿通路;围绕贯穿通路的绝缘衬层。

    半导体封装
    4.
    发明公开
    半导体封装 审中-实审

    公开(公告)号:CN114256221A

    公开(公告)日:2022-03-29

    申请号:CN202111096279.4

    申请日:2021-09-17

    Abstract: 一种半导体封装包括:包括第一半导体芯片在内的第一结构以及在所述第一结构上的第二结构。所述第二结构包括第二半导体芯片、在所述第二半导体芯片的侧面上并且与所述第二半导体芯片水平地间隔开的半导体图案、所述第二半导体芯片与所述半导体图案之间的绝缘间隙填充图案以及贯通电极结构。所述贯通电极结构中的至少一个贯通电极结构贯穿所述第二半导体芯片的至少一部分或贯穿所述半导体图案。

    半导体器件
    6.
    发明授权

    公开(公告)号:CN113745184B

    公开(公告)日:2025-04-18

    申请号:CN202110591093.X

    申请日:2021-05-28

    Abstract: 本发明提供一种半导体器件,该半导体器件包括:衬底,具有其上设置有有源区的第一表面和与第一表面相反的第二表面;掩埋导线,在一个方向上延伸并具有被掩埋在有源区中的部分;覆盖掩埋导线的绝缘部分;设置在绝缘部分上并连接到掩埋导线的接触结构;从第二表面延伸到绝缘部分并暴露掩埋导线的掩埋部分的贯穿孔;设置在掩埋导线的侧表面上并暴露掩埋部分的底表面和与底表面相邻的侧表面的绝缘隔离膜;接触掩埋导线的底表面和相邻的侧表面的贯穿通路;围绕贯穿通路的绝缘衬层。

    半导体器件
    7.
    发明公开
    半导体器件 审中-公开

    公开(公告)号:CN112289774A

    公开(公告)日:2021-01-29

    申请号:CN202010670130.1

    申请日:2020-07-13

    Abstract: 一种半导体器件包括:衬底,具有彼此相对的第一表面和第二表面,并且具有位于第一表面上并由第一隔离区限定的有源区;多个有源鳍,布置在有源区上,沿第一方向延伸,并且由第二隔离区限定,第二隔离区具有小于第一隔离区的第一深度的第二深度;掩埋导电布线,位于与所述多个有源鳍相邻的沟槽中,并且沿所述沟槽的延伸方向延伸;填充绝缘部分,位于沟槽中,并且设置在掩埋导电布线周围;层间绝缘层,位于第一隔离区和第二隔离区上,并且位于掩埋导电布线上;接触结构,穿透层间绝缘层,并且接触掩埋导电布线;以及导电贯通结构,从第二表面穿过衬底延伸到沟槽,并且接触掩埋导电布线。

    半导体器件和半导体封装件
    8.
    发明公开

    公开(公告)号:CN112242366A

    公开(公告)日:2021-01-19

    申请号:CN202010655330.X

    申请日:2020-07-09

    Abstract: 提供了一种半导体器件和半导体封装件。所述半导体体器件包括:具有至少一个半导体结构的半导体衬底;层间绝缘层,其设置在半导体衬底上;至少一个第一过孔结构,其穿透半导体衬底和层间绝缘层,并包括第一区域和第二区域,所述第一区域在层间绝缘层的上表面具有第一宽度,所述第二区域从第一区域延伸,并且在半导体衬底的下表面具有第二宽度,其中,第一区域的侧表面和第二区域的侧表面在第一区域与第二区域之间的边界具有不同的轮廓;以及至少一个第二过孔结构,其穿透半导体衬底和层间绝缘层,并且在层间绝缘层的上表面具有大于第一宽度的第三宽度。

    具有结合焊盘的半导体器件

    公开(公告)号:CN111490023B

    公开(公告)日:2024-12-06

    申请号:CN201910948277.X

    申请日:2019-10-08

    Abstract: 一种半导体器件,包括:第一半导体芯片,所述第一半导体芯片具有第一结合层;以及第二半导体芯片,所述第二半导体芯片堆叠在所述第一半导体芯片上,并且具有第二结合层。所述第一结合层包括第一结合焊盘、多个第一内部通路以及连接所述第一结合焊盘和所述多个第一内部通路的第一互连。所述第二结合层包括结合到所述第一结合焊盘的第二结合焊盘。所述第一互连的上表面和所述第一结合焊盘的上表面与所述第一结合层的上表面共面。所述第一互连通过所述多个第一内部通路电连接到多条不同的第一内部线。

Patent Agency Ranking