半导体装置的制造方法
    13.
    发明授权

    公开(公告)号:CN108140583B

    公开(公告)日:2021-06-11

    申请号:CN201580083670.7

    申请日:2015-10-06

    Abstract: 目的在于提供能够削减部件个数,并且抑制成本的技术。准备具备半导体元件(13)、多个电极端子(32)和将多个电极端子(32)连接的堤坝杆(33)的构造体,向端子孔(42c)配置构造体的包含多个电极端子(32)的一部分和堤坝杆(33)在内的部分(36)。然后,在端子孔(42c)内,通过可动夹具(71)对构造体的部分(36)进行夹持,并且,将可动夹具(71)的至少一部分嵌合于端子孔(42c),然后向一对模具的内部空间注入树脂(73)。

    半导体装置
    15.
    发明公开

    公开(公告)号:CN108496249A

    公开(公告)日:2018-09-04

    申请号:CN201680079904.5

    申请日:2016-01-29

    CPC classification number: H01L25/07 H01L25/18

    Abstract: 具有:基板;多个半导体芯片,它们固定于该基板;绝缘板,其形成有贯穿孔;第1下部导体,其具有下部主体和下部凸出部,该下部主体形成于该绝缘板的下表面,与该多个半导体芯片中的任意者焊接,该下部凸出部与该下部主体相连,在俯视观察时该下部凸出部延伸至该绝缘板之外;第2下部导体,其形成于该绝缘板的下表面,与该多个半导体芯片中的任意者焊接;上部导体,其具有上部主体和上部凸出部,该上部主体形成于该绝缘板的上表面,该上部凸出部与该上部主体相连,在俯视观察时该上部凸出部延伸至该绝缘板之外;连接部,其设置于该贯穿孔,将该上部主体和该第2下部导体连接;第1外部电极,其与该下部凸出部连接;以及第2外部电极,其与该上部凸出部连接。

    功率半导体装置、印刷布线板和它们的连接机构

    公开(公告)号:CN102686013B

    公开(公告)日:2016-02-03

    申请号:CN201110296956.7

    申请日:2011-09-30

    Abstract: 本发明涉及功率半导体装置和印刷布线板的连接机构。在功率半导体装置和印刷布线板的连接中谋求连接可靠性的提高、功率损失的降低、制造成本的削减、连接工序的简略化和连接机构的小型化。功率半导体装置(1)具备:作为在与印刷布线板(3)的相向面突出的外部端子的导电性的嵌入构件(2)。印刷布线板(3)具备:导电性的嵌合构件(4),安装在焊盘部(31)上,在将功率半导体装置(1)连接于该印刷布线板(3)时,被插入嵌入构件(3)。嵌入构件(2)在侧面具有凹部(21),嵌合构件(4)在内侧面具有凸部(41),该凸部具有弹性。在将嵌入构件(2)插入嵌合构件(4)时,嵌入构件(2)的凸部(41)通过弹性而压接于嵌合构件(4)的凹部(21)。

    半导体装置
    18.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN119384721A

    公开(公告)日:2025-01-28

    申请号:CN202280097138.0

    申请日:2022-06-28

    Abstract: 半导体装置(100)具有绝缘层(4)和第1电极图案(1)。第1电极图案(1)具有第1主体部(21)和第1台阶部(31)。第1主体部(21)具有第1面(11)、第2面(12)以及第1侧面(41)。第1面(11)与绝缘层(4)相对。第2面(12)处于第1面(11)的相反侧。第1台阶部(31)具有第3面(13)和第1台阶面(25)。第3面(13)与绝缘层(4)相对。第1台阶面(25)处于第3面(13)的相反侧。第2面(12)和第1侧面(41)的边界为第1边界(91)。第1侧面(41)和第1台阶面(25)的边界为第2边界(92)。在与第2面(12)垂直的剖面中,第1侧面(41)的长度比连接第1边界(91)和第2边界(92)的线段的长度长。

    半导体模块以及电力变换装置
    19.
    发明公开

    公开(公告)号:CN117425958A

    公开(公告)日:2024-01-19

    申请号:CN202180098962.3

    申请日:2021-06-09

    Abstract: 半导体模块(100)具备半导体芯片(1)、绝缘基板(2)、中继基板(3)以及散热部件(4)。绝缘基板(2)包括主电路图案(21)和绝缘层(22)。主电路图案(21)与半导体芯片(1)电连接。中继基板(3)沿着绝缘层(22)与半导体芯片(1)一起夹着主电路图案(21)的方向与主电路图案(21)一起夹着半导体芯片(1)。中继基板(3)经由半导体芯片(1)与主电路图案(21)电连接。散热部件(4)沿着夹着的方向被绝缘基板(2)和中继基板(3)夹着。主电路图案(21)在绝缘层(22)上至少部分性地包围散热部件(4)。

Patent Agency Ranking