共用位/源极线高密度一晶体管/一电阻型R-RAM阵列及其操作方法

    公开(公告)号:CN100345300C

    公开(公告)日:2007-10-24

    申请号:CN03154320.0

    申请日:2003-08-15

    Inventor: 许胜籘

    Abstract: 本发明提供一种共用位线/共用源极线的高密度1T1R(一个晶体管/一个电阻)型R-RAM阵列,以及提供用于操作所述阵列的方法。该R-RAM阵列包括第一晶体管,其漏极连接到具有第一存储电阻的非-共享位线。第一、第二、第三和第四晶体管的栅极顺序地连接到一条共用字线。该R-RAM阵列包括至少一个共用位线。第二存储电阻插在第二晶体管的漏极与共用位线之间。同样地,第三存储电阻插在第三晶体管漏极与共用位线之间。共用源极线连接到第三和第四晶体管的源极。该R-RAM阵列包括m行n个连续的晶体管。

    双槽隔离的交叉存储器阵列及其制造方法

    公开(公告)号:CN1303665C

    公开(公告)日:2007-03-07

    申请号:CN200410002430.3

    申请日:2004-01-29

    Abstract: 提供了存储器阵列双槽隔离结构及其形成方法。该方法包含:形成p-掺杂的硅(p-Si)基材;在(p-Si)基材上形成n-掺杂的硅(n+Si)层;在形成(n+Si)位线之前,在(n+Si)层上形成(p+Si)层;在p+层上形成氮化硅层;在氮化硅层上形成氧化物顶层;进行氧化物顶层、氮化硅层、(p+Si)层和部分(n+Si)层的第一次选择性蚀刻,以形成(n+Si)位线和在位线间的位线槽;在多个n-掺杂的硅(n+Si)位线上形成金属底电极阵列,其具有居间p-掺杂的硅(p+Si)区域;形成多个字线氧化物隔离结构,该结构在垂直于(n+Si)位线且在(n+Si)位线上,邻近底电极,并且隔离开(p+Si)区域;形成多个顶电极字线,所述字线垂直于(n+Si)位线,其在底电极上具有夹入存储器电阻器材料;和邻近字线形成氧化物填充的字线槽。

    双槽隔离的交叉存储器阵列及其制造方法

    公开(公告)号:CN1521826A

    公开(公告)日:2004-08-18

    申请号:CN200410002430.3

    申请日:2004-01-29

    Abstract: 提供了存储器阵列双槽隔离结构及其形成方法。该方法包含:形成p-掺杂的硅(p-Si)基材;在p-Si基材上形成n-掺杂的(n+)Si层;在形成n+Si位线之前,在n+Si层上形成p+Si层;在p+层上形成氮化硅层;在氮化硅层上形成氧化物顶层;进行氧化物顶层、氮化硅层、p+Si层和部分n+Si层的第一次选择性蚀刻,以形成n+Si位线和在位线间的位线槽;在多个n-掺杂的硅(n+Si)位线上形成金属底电极阵列,其具有居间p-掺杂的(p+)Si区域;形成多个字线氧化物隔离结构,该结构在垂直于n+Si位线且在n+Si位线上,邻近底电极,并且隔离开p+Si区域;形成多个顶电极字线,所述字线垂直于n+Si位线,其在底电极上具有夹入存储器电阻器材料;和邻近字线形成氧化物填充的字线槽。

Patent Agency Ranking