-
公开(公告)号:CN107359221A
公开(公告)日:2017-11-17
申请号:CN201710602303.4
申请日:2017-07-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L31/18 , H01L31/0232 , H01L31/0392
CPC classification number: Y02E10/50 , Y02P70/521 , H01L31/1804 , H01L31/02327 , H01L31/03921
Abstract: 本发明提供一种基于SOI-量子点异质结的红外探测器制备方法,包括:1)提供SOI衬底,包括顶层硅、底层硅以及埋氧层;2)刻蚀顶层硅的边缘区域;3)在顶层硅表面两侧沉积金属接触材料,再经退火形成金属硅化物作为源区接触层和漏区接触层;4)沉积覆盖所述源区接触层和漏区接触层的源区金属电极和漏区金属电极,并在所述底层硅的表面沉积底栅金属电极;5)在所述顶层硅与源区接触层、漏区接触层的接触界面上进行离子注入与激活,形成P+区域和N+区域;6)在所述顶层硅表面形成量子点。本发明采用SOI作为衬底,并结合量子点制备获得红外探测器,使Si基红外探测系统具有寄生效应小、抗干扰、速度快、功耗低、集成度高、抗单粒子辐照能力强等优点。
-
公开(公告)号:CN105827224A
公开(公告)日:2016-08-03
申请号:CN201610150613.2
申请日:2016-03-16
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H03K17/687
CPC classification number: H03K17/687
Abstract: 本发明提供一种高压模拟集成开关电路,包括并联的第一、第二模拟子开关,所述第一模拟子开关包括第一n型DMOS管、第二n型DMOS管及第一驱动电路,所述第一n型DMOS管的源极连接第二n型DMOS管的源极,漏极连接电路输入端,栅极连接第一驱动电路,所述第二n型DMOS管的漏极连接电路输出端,栅极连接第一驱动电路;所述第二模拟子开关包括第一p型DMOS管、第二p型DMOS管、第二驱动电路及第三驱动电路;所述第一p型DMOS管的漏极连接第二p型DMOS管的漏极,源极连接电路输入端,栅极连接第二驱动电路,所述第二p型DMOS管的源极连接电路输出端,栅极连接第三驱动电路。本发明的控制电路与信号通路不直接连通,抗干扰能力强,本发明的开关电路可以实现轨到轨输出。
-
公开(公告)号:CN105304689A
公开(公告)日:2016-02-03
申请号:CN201510772384.3
申请日:2015-11-12
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/06 , H01L29/778 , H01L21/335
CPC classification number: H01L29/06 , H01L29/778 , H01L29/7786 , H01L29/0688 , H01L29/66462 , H01L29/7787 , H01L2229/00
Abstract: 本发明的基于氟化石墨烯钝化的AlGaN/GaN HEMT器件及其制作方法,将单层石墨烯转移到AlGaN表面,经过氟离子处理后绝缘,以此替代常规氮化物钝化层。然后在石墨烯上生长高k材料,两者共同作为栅介质,制备AlGaN/GaN金属-绝缘层-半导体(MIS)HEMT器件。石墨烯相比于传统钝化结构,具有物理厚度薄(亚纳米量级),附加阈值电压小的优点。同时,单层石墨烯也具有很好的隔离性能,防止生长高k材料的过程中,AlGaN表面被氧化而产生表面陷阱,以达到钝化的效果。另外,氟化过程能使石墨烯中引入负电荷,有利于HEMT器件的阈值电压正向移动,为实现增强型器件提供可能。本发明结构和方法简单,效果显著,在微电子与固体电子学技术领域具有广泛的应用前景。
-
公开(公告)号:CN102201405B
公开(公告)日:2013-01-09
申请号:CN201110124793.4
申请日:2011-05-16
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/02 , H01L27/12 , H01L29/06 , H01L21/84 , H01L21/762
Abstract: 本发明公开了一种基于图形化的SOI-ESD保护器件及其制作方法。该ESD器件结构包括:底层衬底;位于所述底层衬底上的绝缘埋层;位于所述绝缘埋层上的有源区;以及穿过所述绝缘埋层连接所述有源区与底层衬底的导通栓;其中,所述有源区包括P阱区和N阱区,所述P阱区和N阱区之间形成横向的PN结;所述导通栓位于所述PN结下方;在所述PN结之上设有场氧区;在所述P阱区之上设有阴极接触端;在所述N阱区之上设有阳极接触端。本器件在埋氧层上开了一个窗口,此窗口一方面可以很好的释放ESD大电流产生的热量,另一方面可以很好的改善器件的抗ESD能力。能够在HBM(人体模型)中实现抗ESD电压达到2KV以上,达到了目前人体模型的工业标准。
-
公开(公告)号:CN102254821B
公开(公告)日:2012-12-19
申请号:CN201110192523.7
申请日:2011-07-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/334 , H01L29/94
Abstract: 本发明提供一种基于SOI材料的MOS电容器及其制作方法,该方法是提供一具有顶层、隐埋氧化层、衬底层的SOI基板,在该顶层上光刻出多个硅岛,在去除硅岛表面的光刻胶及自然氧化层后,在该顶层上生长高k栅介质层,刻蚀该高k栅介质层以形成多个分别堆叠于各该硅岛上的高k栅介质岛,然后在该硅岛及高k栅介质岛上沉积电极薄膜层;最后刻蚀该电极薄膜层,以形成多个上电极及下电极,且使上电极分别堆叠于各该高k栅介质岛上、下电极形成于硅岛的表面上,以便在SOI材料上验证高k栅介质电学特性时,测量上、下电极的电容-电压特性可以不用考虑由于隐埋氧化层的存在而引起的附加电容,进而快速准确的对SOI衬底上高K栅介质进行研究。
-
公开(公告)号:CN102623345A
公开(公告)日:2012-08-01
申请号:CN201210076934.4
申请日:2012-03-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/336 , H01L21/266 , H01L29/78 , H01L29/06
Abstract: 本发明提供一种内嵌多N岛P沟道超结器件及其制备方法,所述的内嵌多N岛P沟道超结器件包括:半导体衬底,形成在所述半导体衬底上的P型漂移区,位于所述P型漂移区一侧的N型体区,以及位于所述P型漂移区另一侧上的P型漏区,其中,所述P型漂移区中形成有多个互相间隔且平行排列的岛状N区,且各该岛状N区由P型源区朝P型漏区方向线性变小,由于在高压下衬底辅助耗尽效应作用从源端到漏端依次增强,因此岛状N区相应地从源端到漏端方向上由大变小,以实现和衬底辅助耗尽效应作用互补抵消,最终达到电荷平衡的目的。
-
公开(公告)号:CN102226270A
公开(公告)日:2011-10-26
申请号:CN201110110338.9
申请日:2011-04-29
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: C23C16/44 , C23C16/40 , H01L21/285 , H01L21/334 , H01L29/94
CPC classification number: H01L29/94 , H01L21/28167 , H01L21/28194 , H01L29/513 , H01L29/517 , H01L29/66181
Abstract: 本发明提供一种沉积栅介质的方法、制备MIS电容的方法及MIS电容。其中,在沉积栅介质的方法中,首先采用O2等离子体及包含氮元素的等离子体对半导体衬底表面进行预处理,以便在所述半导体表面形成含氮的氧化层;接着,采用等离子增强原子层沉积法在所述含氮的氧化层表面生长高介电常数的栅介质层,且在该栅介质层生长过程中,所述氧化层转变为介电常数高于SiO2的缓冲层,在此基础上,再在已形成的半导体结构上下表面形成金属电极,由此便制备形成了MIS电容。本发明的优点在于:缓冲层的存在可以有效改善半导体材料与高k的栅介质层之间的界面特性,而且可以减少等效栅氧厚度(EOT)的增加,提高电学性能。
-
公开(公告)号:CN102201405A
公开(公告)日:2011-09-28
申请号:CN201110124793.4
申请日:2011-05-16
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/02 , H01L27/12 , H01L29/06 , H01L21/84 , H01L21/762
Abstract: 本发明公开了一种基于图形化的SOIESD保护器件及其制作方法。该ESD器件结构包括:底层衬底;位于所述底层衬底上的绝缘埋层;位于所述绝缘埋层上的有源区;以及穿过所述绝缘埋层连接所述有源区与底层衬底的导通栓;其中,所述有源区包括P阱区和N阱区,所述P阱区和N阱区之间形成横向的PN结;所述导通栓位于所述PN结下方;在所述PN结之上设有场氧区;在所述P阱区之上设有阴极接触端;在所述N阱区之上设有阳极接触端。本器件在埋氧层上开了一个窗口,此窗口一方面可以很好的释放ESD大电流产生的热量,另一方面可以很好的改善器件的抗ESD能力。能够在HBM(人体模型)中实现抗ESD电压达到2kV以上,达到了目前人体模型的工业标准。
-
公开(公告)号:CN102184849A
公开(公告)日:2011-09-14
申请号:CN201110106410.0
申请日:2011-04-27
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: H01L29/7781 , H01L29/1606 , H01L29/517
Abstract: 本发明提供一种石墨烯基场效应晶体管的制备方法,包括:提供半导体衬底,所述半导体衬底上具有石墨烯层,所述石墨烯层未经功能化处理;利用在所述石墨烯层表面物理吸附的水作为氧化剂与金属源反应生成金属氧化物薄膜,作为成核层;利用所述成核层,利用水作为氧化剂与铪源反应,在所述石墨烯层上生成HfO2栅介质层。相较于现有技术,本发明技术方案主要是利用物理吸附在石墨烯表面上的水作为氧化剂与金属源反应生成作为成核层的金属氧化物层,从而在后续采用原子层沉积工艺在石墨烯表面制备出均匀性和覆盖率较高的高质量HfO2栅介质薄膜,而不会在石墨烯晶格中引入会降低石墨烯基场效应晶体管性能的缺陷。
-
公开(公告)号:CN102082144A
公开(公告)日:2011-06-01
申请号:CN201010532715.3
申请日:2010-11-04
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/02 , H01L27/12 , H01L29/739 , H01L29/06 , H01L21/84
CPC classification number: H01L27/1203 , H01L21/84 , H01L27/0255
Abstract: 本发明公开了一种SOI电路中的ESD保护结构及其制作方法,该结构包括SOI衬底以及位于SOI衬底上的栅控二极管ESD保护器件,其中,所述栅控二极管ESD保护器件包括:正极、负极、沟道、栅介质层和栅极;所述正极和负极分别位于沟道两端,所述栅介质层和栅极依次位于沟道之上;所述沟道由N型区和P型区组成,且所述N型区与P型区形成纵向的PN结结构。本发明通过离子注入形成纵向大面积PN结进行ESD设计,大大增加了PN结面积,提高了大电流释放能力,实现了与体硅ESD电路相媲美的集成度,改善了SOI电路中ESD的鲁棒性。其制造工艺成本低,与传统SOI电路完全兼容。
-
-
-
-
-
-
-
-
-