一种高压模拟集成开关电路

    公开(公告)号:CN105827224B

    公开(公告)日:2018-09-25

    申请号:CN201610150613.2

    申请日:2016-03-16

    Abstract: 本发明提供一种高压模拟集成开关电路,包括并联的第一、第二模拟子开关,所述第一模拟子开关包括第一n型DMOS管、第二n型DMOS管及第一驱动电路,所述第一n型DMOS管的源极连接第二n型DMOS管的源极,漏极连接电路输入端,栅极连接第一驱动电路,所述第二n型DMOS管的漏极连接电路输出端,栅极连接第一驱动电路;所述第二模拟子开关包括第一p型DMOS管、第二p型DMOS管、第二驱动电路及第三驱动电路;所述第一p型DMOS管的漏极连接第二p型DMOS管的漏极,源极连接电路输入端,栅极连接第二驱动电路,所述第二p型DMOS管的源极连接电路输出端,栅极连接第三驱动电路。本发明的控制电路与信号通路不直接连通,抗干扰能力强,本发明的开关电路可以实现轨到轨输出。

    一种高压模拟集成开关电路

    公开(公告)号:CN105827224A

    公开(公告)日:2016-08-03

    申请号:CN201610150613.2

    申请日:2016-03-16

    CPC classification number: H03K17/687

    Abstract: 本发明提供一种高压模拟集成开关电路,包括并联的第一、第二模拟子开关,所述第一模拟子开关包括第一n型DMOS管、第二n型DMOS管及第一驱动电路,所述第一n型DMOS管的源极连接第二n型DMOS管的源极,漏极连接电路输入端,栅极连接第一驱动电路,所述第二n型DMOS管的漏极连接电路输出端,栅极连接第一驱动电路;所述第二模拟子开关包括第一p型DMOS管、第二p型DMOS管、第二驱动电路及第三驱动电路;所述第一p型DMOS管的漏极连接第二p型DMOS管的漏极,源极连接电路输入端,栅极连接第二驱动电路,所述第二p型DMOS管的源极连接电路输出端,栅极连接第三驱动电路。本发明的控制电路与信号通路不直接连通,抗干扰能力强,本发明的开关电路可以实现轨到轨输出。

    一种基于SOI工艺的电池管理芯片电路

    公开(公告)号:CN105680107B

    公开(公告)日:2018-09-25

    申请号:CN201610150614.7

    申请日:2016-03-16

    Abstract: 本发明提供一种基于SOI工艺的电池管理芯片电路,所述电池管理芯片电路包括高压多路选通器MUX、电压基准电路、Sigma‑delta ADC(包括模拟调制器以及数字滤波器)、SPI通讯电路、以及功能控制电路与电压值寄存器。所述电池管理芯片电路为基于SOI高压工艺集成,尤其是所述电池管理芯片电路采用的高压MOS管为基于SOI工艺的高压MOS器件单元。另外,本发明重点突出了高压多路选通器MUX与Sigma‑delta ADC的接口电路‑斩波电路的设计,以阐述本发明采用SOI工艺设计与流片时会带来电路设计难度降低以及版图面积减小等诸多优势。

Patent Agency Ranking