半导体器件和制造其的方法

    公开(公告)号:CN110648976B

    公开(公告)日:2023-10-20

    申请号:CN201910530743.2

    申请日:2019-06-19

    Abstract: 可以提供一种半导体器件,其包括:衬底,具有第一表面和面对第一表面的第二表面,衬底具有通路孔,通路孔从衬底的第一表面朝向衬底的第二表面延伸;在通路孔中的穿通通路;在衬底的第一表面上的半导体部件;以及内部缓冲结构,与通路孔间隔开并在通路孔与半导体部件之间,内部缓冲结构从衬底的第一表面朝向衬底的内部延伸,内部缓冲结构的顶端在比穿通通路的顶端高的水平处。

    半导体器件
    2.
    发明授权

    公开(公告)号:CN109817604B

    公开(公告)日:2023-09-19

    申请号:CN201811255818.2

    申请日:2018-10-25

    Abstract: 公开了一种半导体器件,该半导体器件包括:基板,包括有源电路区域和围绕有源电路区域的边界区域,边界区域包括基板的边缘部分;第一下部导电图案,设置在边界区域的基板上;以及第一上部导电图案,在第一下部导电图案上方连接到第一下部导电图案,其中,第一上部导电图案包括具有第一厚度的第一部分、具有大于第一厚度的第二厚度的第二部分、以及具有大于第二厚度的第三厚度的第三部分,并且第一上部导电图案的第三部分连接到第一下部导电图案。

    半导体封装
    3.
    发明公开
    半导体封装 审中-公开

    公开(公告)号:CN116895609A

    公开(公告)日:2023-10-17

    申请号:CN202310240130.1

    申请日:2023-03-10

    Abstract: 一种半导体封装,包括:电路板;中介层结构,在电路板上;第一半导体芯片和第二半导体芯片,在中介层结构上,该第一半导体芯片和该第二半导体芯片电连接到中介层结构并彼此间隔开;以及模制层,在第一半导体芯片和第二半导体芯片之间,该模制层将第一半导体芯片和第二半导体芯片分离。模制层的侧壁的斜率随着该侧壁远离中介层结构的上侧延伸而保持恒定,并且由模制层的底侧与模制层的侧壁限定的角小于或等于九十度。

    无孔隙金属互连结构及其形成方法

    公开(公告)号:CN1581476A

    公开(公告)日:2005-02-16

    申请号:CN200410055814.1

    申请日:2004-08-04

    CPC classification number: H01L21/76877 H01L21/76847

    Abstract: 一种金属互连结构包括设置在第一层间电介质层中的下部金属互连层。在第一层间电介质层和下部金属层图形上设置暴露出下部金属层图形的一部分表面的具有通路接触孔的金属间电介质层。在金属间电介质层上形成暴露出通路接触孔的具有沟槽的第二层间电介质层。在通路接触的纵向表面和第二下部金属互连层图形的露出表面上形成阻挡金属层。在阻挡金属层上设置第一上部金属互连层图形,从而填充通路接触孔和一部分沟槽。在第一金属互连层图形上设置空隙扩散阻挡层,以及在空隙扩散阻挡层上设置第二上部金属互连层图形以完全填充沟槽。

    半导体器件
    5.
    发明授权

    公开(公告)号:CN110875275B

    公开(公告)日:2024-12-20

    申请号:CN201910491844.3

    申请日:2019-06-06

    Inventor: 丁少锋 安正勋

    Abstract: 提供了一种半导体器件。更具体地,提供了包括通过简化工艺来改善静电容量的电容器的半导体器件和/或制造该半导体器件的方法。所述半导体器件包括:限定第一沟槽的绝缘结构,所述绝缘结构位于衬底上;位于所述绝缘结构中的第一导电层,所述第一导电层的上表面的第一部分由所述第一沟槽暴露;电容器结构,所述电容器结构包括位于所述第一导电层上的第一电极图案、位于所述第一电极图案上的介电图案和位于所述介电图案上的第二电极图案,所述第一电极图案沿着所述第一沟槽的侧壁和底表面以及所述绝缘结构的上表面延伸;以及位于所述电容器结构上的第一布线图案。

    中介结构和包括其的半导体封装
    6.
    发明公开

    公开(公告)号:CN116093053A

    公开(公告)日:2023-05-09

    申请号:CN202211389731.0

    申请日:2022-11-08

    Inventor: 卢宝仁 安正勋

    Abstract: 一种中介结构包括:中介基板;中介贯通电极,在垂直方向上穿透中介基板;再分布结构,在中介基板上并包括连接到中介贯通电极的再分布图案以及在中介基板上在再分布图案的侧表面上的再分布绝缘层;导电柱,在再分布结构上并连接到再分布图案;以及中介绝缘层,在再分布结构上在导电柱的侧表面上。

    半导体器件
    7.
    发明公开
    半导体器件 审中-实审

    公开(公告)号:CN114975358A

    公开(公告)日:2022-08-30

    申请号:CN202111587859.3

    申请日:2021-12-23

    Abstract: 本发明提供了一种半导体器件,该半导体器件包括:衬底,包括逻辑单元区和连接区;在连接区上的虚设晶体管;在虚设晶体管上的中间连接层,中间连接层包括电连接到虚设晶体管的连接图案;在中间连接层上的第一金属层;在中间连接层和一部分第一金属层之间的蚀刻停止层,蚀刻停止层覆盖连接图案的顶表面;以及穿透接触,从第一金属层朝衬底的底表面延伸并穿透连接区。

    半导体器件
    9.
    发明公开
    半导体器件 审中-公开

    公开(公告)号:CN111883510A

    公开(公告)日:2020-11-03

    申请号:CN202010294116.6

    申请日:2020-04-15

    Abstract: 本公开提供了半导体器件。一种半导体器件包括:基板;第一电极,包括第一孔;第一电介质层,在第一电极的上表面上和在第一孔的内表面上;第二电极,在第一电介质层上;第二电介质层,在第二电极上;第三电极,在第二电介质层上并包括第二孔;以及第一接触插塞,延伸穿过第二电极和第二电介质层并延伸穿过第一孔和第二孔。第一接触插塞的侧壁脱离与第一孔的侧壁和第二孔的侧壁的直接接触,并具有与第二电极的上表面相邻定位的台阶部分。

Patent Agency Ranking