暂存器、集成电路以及暂存一输入端的状态的方法

    公开(公告)号:CN101894011B

    公开(公告)日:2013-07-24

    申请号:CN201010246520.2

    申请日:2010-08-04

    CPC classification number: H03K3/35625 H03K3/012 H03K3/0375 H03K3/356121

    Abstract: 本发明揭露一种暂存器,其中包括一移位电路、一闩锁隔离电路以及一维持电路,用以根据一低电压时钟暂存数据。移位电路根据一时钟端点与一输入端点的电压令一移位端点于一参考电压与一高电压切换。时钟端点于参考电压与一低电压间切换。闩锁隔离电路于该时钟端点位于参考电压时令一输出端点与该输入端点隔离,且于时钟端点位于低电压时根据输入端点的状态令输出端点为上述参考电压与高电压中其一。维持电路于时钟端点位于该参考电压时维持该输出端点的状态。

    利用自掩蔽的LCD驱动方法和掩蔽电路

    公开(公告)号:CN101271675B

    公开(公告)日:2012-08-29

    申请号:CN200810086829.2

    申请日:2008-03-19

    Inventor: 高在弘

    CPC classification number: G09G3/3685 G09G2330/026 H03K3/356121 H03K3/35625

    Abstract: 本发明提供了一种利用自掩蔽来驱动液晶面板的方法及一种用于执行该方法的掩蔽电路。该方法包括:向液晶面板供应功率;从时序控制器接收指示驱动液晶面板的源极线的水平起始脉冲信号;通过对水平起始脉冲信号中的至少一个脉冲进行掩蔽来产生水平起始掩蔽信号;响应水平起始掩蔽信号来驱动源极线。水平起始掩蔽信号使开关截止,直到供应从源极驱动器输出的与液晶面板的图像数据对应的信号为止。因此,能够防止未知的图像数据在液晶面板被通电时被显示在液晶显示器上。

    触发器电路
    14.
    发明授权

    公开(公告)号:CN100397783C

    公开(公告)日:2008-06-25

    申请号:CN200510077214.X

    申请日:2005-06-16

    Inventor: 井上源一郎

    CPC classification number: H03K3/012 H03K3/011 H03K3/0372 H03K3/35625

    Abstract: 本发明提供一种触发器电路,为了使触发器电路的输入输出端子的输入电容和驱动能力保持恒定,触发器电路具有主锁存器单元、从锁存器单元和数据输出选择单元。主锁存器单元包含三态反相器,数据输入端子连接在上述三态反相器上。数据输出选择单元由2个选通门和反相器构成,上述反相器连接在数据输出选择单元上。触发器电路的输入电容由连接在上述数据输入端子上的三态反相器的晶体管的栅极电容决定,驱动能力由连接在输出端子上的反相器的驱动能力决定,因此,它们都不随时钟信号等定时信号的状态发生变化。

    触发器
    16.
    发明授权

    公开(公告)号:CN1209871C

    公开(公告)日:2005-07-06

    申请号:CN01121684.0

    申请日:2001-06-06

    CPC classification number: H03K3/35625

    Abstract: 具有多个锁存电路(27,30)的可扫描异步置位和/或清零触发器。锁存电路(27)包括反相器(28)和与非门(29)。锁存电路(30)包括反相器(31)和三态或非门(32)。当时钟输入信号(CLK)清零输入信号的反相(CLRZ)都为低时,三态或非门(32)的输出被强迫为低。由此,反相器(31)的输出为低,从而输出信号(Q)被强迫为低,而反相输出信号(QZ)被强迫为高。当(CLK)为高且(CLRZ)为低时,与非门(29)的输出被强迫为高,从而反相器(28)的输入为高而反相器(31)的输入为低,借此迫使(Q)为低和(QZ)为高。由此,当(CLRZ)为低时,所述输入(Q)和(QZ)被分别强迫为低和高,而不用考虑所述(CLK)的输入状态。

    一种能够防御DPA攻击的移位寄存器

    公开(公告)号:CN106548806B

    公开(公告)日:2019-05-24

    申请号:CN201610892330.5

    申请日:2016-10-13

    Applicant: 宁波大学

    Abstract: 本发明公开了一种能够防御DPA攻击的移位寄存器,包括四个主从D触发器、十二个二输入与非/与门、四个三输入或非/或门和四十个反相器构成移位寄存器,四个主从D触发器分别具有清零置位功能;优点在于通过利用传统移位寄存器原理和灵敏放大型逻辑电路实现该移位寄存器,采用TSMC 65nm CMOS工艺,Spectre仿真验证表明,本发明的移位寄存器逻辑功能正确,在多种PVT组合下NED均低于2.66%、NSD均低于0.63%,具有显著的防御差分功耗分析性能。

    一种扫描输出触发器
    18.
    发明公开

    公开(公告)号:CN109143044A

    公开(公告)日:2019-01-04

    申请号:CN201810645240.5

    申请日:2018-06-21

    Abstract: 本发明提供一种扫描输出触发器。该扫描输出触发器在第一输出端处输出扫描输出信号,并包括选择电路、控制电路和扫描输出级电路。选择电路由第一测试使能信号进行控制,以将第一输入端上的数据信号或第二输入端上的测试信号发送到选择电路的输出端来用作输入信号。控制电路耦接到选择电路的输出端,并由第一时钟信号进行控制,以根据输入信号生成第一控制信号和第二控制信号。第二控制信号是第一控制信号的反转。扫描输出级电路由第一控制信号和第二控制信号进行控制以生成扫描输出信号。本发明使得扫描输出级电路在扫描输出触发器中占用面积变小。

    一种低功耗超高速数据采样装置

    公开(公告)号:CN108880508A

    公开(公告)日:2018-11-23

    申请号:CN201810671802.3

    申请日:2018-06-26

    Inventor: 唐枋

    CPC classification number: H03K3/012 H03K3/35625

    Abstract: 本发明公开了一种低功耗超高速数据采样装置,包括前端和RS锁存器;所述前端包括场效应管M1~M19。本发明较传统超高速数据采样器而言,采用了独特的架构实现了低功耗超高速采样,可支持10Gbps以上的超高速数据采样,并具有阈值电压可配置的灵活性,可用于判决反馈均衡器(DFE)中的采样器使用。

    触发器
    20.
    发明公开

    公开(公告)号:CN106998199A

    公开(公告)日:2017-08-01

    申请号:CN201611037283.2

    申请日:2016-11-11

    Abstract: 一种触发器包括用以接收数据信号及扫描输入信号的主锁存器。所述主锁存器基于扫描使能信号向从锁存器提供数据信号或扫描输入信号中的一者。所述触发器包括用以基于输入时钟信号及所述扫描使能信号中的一者或两者而产生时钟信号的电路系统。第一时钟信号被提供至主锁存器且第二时钟信号被提供至从锁存器。当所述扫描使能信号具有第一逻辑电平时,所述第一时钟信号不包括与所述第二时钟信号的边沿跃迁同时发生的边沿跃迁。当所述扫描使能信号具有第二逻辑电平时,所述第一时钟信号包括与所述第二时钟信号的边沿跃迁同时发生的边沿跃迁。

Patent Agency Ranking