-
公开(公告)号:CN118870215A
公开(公告)日:2024-10-29
申请号:CN202410885721.9
申请日:2024-07-03
申请人: 芜湖迪钛飞光电科技有限公司
摘要: 本发明提出了一种基于反相器电路的可调放大APS电路及其驱动方法,属于电路电子技术领域。具体地说,所述APS电路包括光电转换器、反相器电路、读出电路,所述光电转换器与所述反相器电路连接,所述反相器电路与所述读出电路连接,其中,所述反相器电路包括第一晶体管、第二晶体管,所述第一晶体管与所述第二晶体管连接并引出端子作为所述反相器电路的电压输出端,该电压输出端与所述读出电路连接。本发明在像素中基于反相器电路的分压原理实现了信号的放大,同时可以对放大的灵敏度进行调整,适应不同使用环境的要求。
-
公开(公告)号:CN118869409A
公开(公告)日:2024-10-29
申请号:CN202410893610.2
申请日:2024-07-04
申请人: 南方科技大学
摘要: 本发明公开了基于反相器的连续时间线性均衡器架构及通信系统,连续时间线性均衡器架构包括第一路增益电路与第二路增益电路。第一路增益电路包括第一反相器、第二反相器、第三反相器、第一零点产生电容与第一输出电容;第二路增益电路包括第四反相器、第五反相器、第六反相器、第二零点产生电容与第二输出电容。第一输入信号与第二输入信号分别经第一反相器与第四反相器接入,第一输入信号与第二输入信号通过第二反相器、第五反相器、第一零点产生电容与第二零点产生电容交叉耦合。零点产生电容可以产生零点,进而可以为高频提供补偿能力,并通过对第二反相器与第五反相器的跨导进行调节,能够在不改变低频增益的基础上调整高频补偿能力,并提高了信噪比。
-
公开(公告)号:CN111294016B
公开(公告)日:2024-09-03
申请号:CN202010187985.9
申请日:2020-03-17
申请人: 成都氮矽科技有限公司
摘要: 一种结构紧凑的带异步复位T触发器电路,第一与非门和第二与非门的第一输入端连接使能信号,第一与非门输出连接第一时钟控制开关器件和第二时钟控制开关器件的输入端并经第一反相器产生T触发器输出信号;第二与非门输出连接第三时钟控制开关器件输入端;第一时钟控制开关器件输出连接第三时钟控制开关器件输出端和第二反相器输入端;第四时钟控制开关器件输入端连接第二反相器输出端和第二与非门第二输入端,其输出连接第二时钟控制开关器件输出端和第一与非门第二输入端。第一时钟控制开关器件、第二时钟控制开关器件与第三时钟控制开关器件、第四时钟控制开关器件在时钟信号的控制下交替开启,实现了异步复位功能且没有引入额外的面积和功耗。
-
公开(公告)号:CN118508931A
公开(公告)日:2024-08-16
申请号:CN202410665565.5
申请日:2024-05-27
申请人: 合肥市芯海电子科技有限公司
IPC分类号: H03K5/01 , H03K3/356 , H03K17/687
摘要: 本申请提供一种信号整形电路、时钟信号产生电路、芯片及电子设备,信号整形电路包括:第一钳位模块,第一钳位模块用于根据电源端电压输出第一钳位电压;第二钳位模块,第二钳位模块用于根据接地端电压输出第二钳位电压;第一反相模块,第一反相模块包括至少一个第一端接入第一钳位电压的第一低电位导通晶体管以及至少一个第一端接入第二钳位电压的第一高电位导通晶体管。本申请在信号整形电路工作过程中的任一时刻,第一钳位模块、第二钳位模块以及第一反相模块对应于电源端与接地端之间通路保持断开状态,最终有利于降低信号整形电路的功耗以及电子设备的发热量。
-
公开(公告)号:CN118300576A
公开(公告)日:2024-07-05
申请号:CN202410503828.2
申请日:2024-04-25
申请人: 天水天光半导体有限责任公司
IPC分类号: H03K3/356
摘要: 本发明提供了一种D型触发器电路,包括依次连接的输入缓冲级、中间级线路和输出缓冲级;输入缓冲级接收第一信号并将第一信号进行抗静电放电处理及电平转换得到第二信号;基于第二信号确定是否添加第三信号;若添加第三信号,对第三信号进行抗静电放电处理;接收第四信号并将第四信号进行抗静电放电处理得到第五信号,将第五信号传输至中间级线路;中间级线路在添加第三信号的情况下,接收第五信号;将第五信号存储预设时间后传输至输出缓冲级;输出缓冲级在添加第三信号的情况下,接收和输出第五信号,并在接收和输出第五信号的过程中对第五信号进行隔离负载保护。增强了D触发器的抗静电放电能力,保证了D型触发器功能的有效性以及性能的提高。
-
公开(公告)号:CN118282357A
公开(公告)日:2024-07-02
申请号:CN202410357059.X
申请日:2024-03-27
申请人: 北京微电子技术研究所 , 北京时代民芯科技有限公司
摘要: 本发明公开了一种基于冗余结构的抗多位翻转锁存器电路,其中抗翻转模块包括抗翻转电路、两个传输门电路和互锁环;抗翻转电路包括两个二输入C单元、两个三输入C单元、时钟控制C单元和四输入C单元,两个二输入C单元和第一三输入C单元的不同输入端从抗翻转的不同输入端获取信号,第二三输入C单元分别从两个二输入C单元和第一三输入C单元获取信号,时钟控制C单元从第二三输入C单元获取信号,四输入C单元分别从两个二输入C单元、时钟控制C单元和互锁环获取信号,两个传输门从第二三输入C单元获取信号,抗翻转从时钟控制C单元冗余模块、两个传输门和互锁环获取信号,信号输出模块从四输入C单元获取信号,能够有效抵抗多点意外翻转。
-
公开(公告)号:CN111953321B
公开(公告)日:2024-06-25
申请号:CN202010778277.2
申请日:2020-08-05
申请人: 中国科学院合肥物质科学研究院
IPC分类号: H03K3/356
摘要: 本发明涉及信号延时领域,具体是涉及一种延时电路及基于fpga锁相环的延时方法。所述延时电路包括第一延时单元和第二延时单元,所述第一延时单元的输出端与第二延时单元的输入端电连接;所述第一延时单元用于产生时钟脉冲周期整数倍的延时信号;所述第二延时单元用于将第一延时单元输出的延时信号再延时小于时钟脉冲周期的延时信号。分别进行时钟脉冲周期整数延时和精确到时钟脉冲周期之内的延时,能够提高延时的精度,适用于各种高精度触发系统中。
-
公开(公告)号:CN117155352B
公开(公告)日:2024-05-14
申请号:CN202311353494.7
申请日:2023-10-18
申请人: 上海合芯数字科技有限公司 , 合芯科技有限公司
摘要: 本发明提供一种时钟信号带宽调控电路及时钟信号带宽调控方法,包括:第一时钟信号产生模块、第二时钟信号产生模块、反馈模块以及输出模块;第一时钟产生模块用于对时钟信号反相并延时得到第一时钟信号,并基于反馈模块输出的电平控制信号调控第一时钟信号的带宽;第二时钟产生模块对第一时钟信号反相得到第二时钟信号;反馈模块基于带宽控制信号、第一时钟信号以及第二时钟信号得到电平控制信号;在带宽控制信号作用下设置时钟信号带宽调控电路为窄带宽模式或宽带宽模式;输出模块连接第二时钟信号并输出。本发明通过设置了带宽控制信号,进而实现了时钟信号的窄带宽调制和宽带宽调制的切换,解决现有的带宽调控电路调节较单一的问题。
-
公开(公告)号:CN117767918A
公开(公告)日:2024-03-26
申请号:CN202211139843.0
申请日:2022-09-19
申请人: 长鑫存储技术有限公司
发明人: 周润发
摘要: 本公开提供一种触发器电路与电子设备。触发器电路包括多个信号反相元件,每个所述信号反相元件的P型晶体管的衬底均对应连接一个偏压提供电路,所述偏压提供电路用于响应对应的所述信号反相元件的输入端信号,在所述信号反相元件中的P型晶体管导通时,对所述P型晶体管提供第一衬底偏压,在所述所述信号反相元件中的P型晶体管未导通时,对所述P型晶体管提供第二衬底偏压,所述第一衬底偏压小于所述第二衬底偏压且大于PN结导通电压,所述信号反相元件用于对输入端信号进行反相。本公开实施例可以修复元件老化导致的信号时序偏差。
-
公开(公告)号:CN109075776B
公开(公告)日:2024-03-01
申请号:CN201780028958.3
申请日:2017-04-18
申请人: 英特尔公司
摘要: 提供了一种装置,该装置包括:第一触发器(FF)单元,具有与扫描数据路径多路复用的数据路径,其中,该扫描数据路径独立于最小延迟缓冲器,其中,第一FF单元具有由至少两个反转单元形成的记忆元件,这两个反转单元经由公共节点耦合在一起;以及第二FF单元,具有与扫描数据路径多路复用的数据路径,其中,该第二FF单元的扫描数据路径独立于最小延迟缓冲器,并且其中,该第二FF单元的扫描数据路径耦合至第一FF单元的公共节点。
-
-
-
-
-
-
-
-
-