硅片导电类型的判定方法
    141.
    发明授权

    公开(公告)号:CN113125854B

    公开(公告)日:2024-05-17

    申请号:CN202110376796.0

    申请日:2021-04-07

    Abstract: 本发明提供了一种硅片导电类型的判定方法,包括:提供待测硅片,对所述待测硅片进行刻蚀处理;在所述刻蚀处理前后分别对所述待测硅片进行第一次电阻率测试和第二次电阻率测试,得到相应的第一电阻率和第二电阻率,通过对比所述第一电阻率和所述第二电阻率判断所述待测硅片的导电类型;或者,在所述刻蚀处理后测量所述待测硅片中不同深度的电阻率变化情况,根据所述待测硅片中不同深度的电阻率变化情况判断所述待测硅片的导电类型。本发明用于判断具有高电阻率的硅片的导电类型,且测试结果不受硅片的表面电荷的影响,操作简单,对设备的要求低,成本低廉。

    一种叠层SOI器件结构及制备方法
    146.
    发明公开

    公开(公告)号:CN115714136A

    公开(公告)日:2023-02-24

    申请号:CN202211362139.1

    申请日:2022-11-02

    Abstract: 本发明涉及一种叠层SOI器件结构及制备方法。该器件结构自上而下依次包括:顶层硅层、隔离层A、配置层、隔离层B、衬底硅层,所述器件结构还包括顶硅层有源区、位于所述顶硅层有源区外端的浅沟槽隔离区、位于所述配置层外端的有源区、依次贯穿所述浅沟槽隔离区和隔离层A的通孔、依次贯穿所述浅沟槽隔离区、隔离层A以及配置层的深沟槽隔离区,所述顶硅层有源区包括:位于所述顶层硅层上方的栅极、栅介质层,位于所述顶层硅层横向两端的源极和漏极,位于所述配置层外端的有源区包括:位于通孔下方的第一P型区,位于漏极左侧的N型区,位于N型区左侧的第二P型区。该器件结构能够避免背栅偏压过补偿对器件其他性能的影响。

    一种硅晶体原生缺陷的检测方法
    147.
    发明公开

    公开(公告)号:CN114018930A

    公开(公告)日:2022-02-08

    申请号:CN202111249604.6

    申请日:2021-10-26

    Inventor: 薛忠营 刘赟 魏星

    Abstract: 本发明公开了一种硅晶体原生缺陷的检测方法,包括:提供硅晶体,所述硅晶体具有原生缺陷;在所述硅晶体上生长外延层,所述外延层包括基于所述原生缺陷形成的外延缺陷;对所述外延层的表面进行光散射扫描,获取窄通道缺陷结果以及宽通道缺陷结果;基于所述窄通道缺陷结果以及宽通道缺陷结果确定外延缺陷类型;基于所述外延缺陷类型确定所述原生缺陷的类型。根据本发明提供的硅晶体原生缺陷的检测方法,利用外延生长将在硅晶体表面无法被探测的原生缺陷延伸至外延层表面,并对外延层的表面进行进行光散射扫描,基于获取的窄通道缺陷结果以及宽通道缺陷结果确定所述外延缺陷的类型,进而确定所述原生缺陷的类型。

    晶体缺陷的监控方法及晶棒生长方法

    公开(公告)号:CN113138195A

    公开(公告)日:2021-07-20

    申请号:CN202110412646.0

    申请日:2021-04-16

    Abstract: 本发明提供了一种晶体缺陷的监控方法及晶棒生长方法,包括:在晶棒上按照预设的硅片抽样频率进行硅片抽样;对所述硅片进行晶体缺陷显现处理,以显示出所述硅片的晶体缺陷;对所述硅片的晶体缺陷进行晶体缺陷观察表征,并提取出表征晶体缺陷的数值;通过表征结果得到所述硅片的密度径向分布并区分晶体缺陷类型;根据所述表征晶体缺陷的数值和晶体缺陷类型得到所述晶棒的晶体缺陷密度的等值线图,以显示完整的所述晶棒的晶体缺陷分布。本发明无需纵切破坏晶棒就可以获得完整的晶棒的晶体缺陷分布,根据所述晶棒的晶体缺陷分布,可调整晶棒生长的工艺,以获得指定缺陷特性的晶棒。

    一种表征硅晶体中缺陷的方法

    公开(公告)号:CN113109363A

    公开(公告)日:2021-07-13

    申请号:CN202110260251.3

    申请日:2021-03-10

    Inventor: 魏星 刘赟 薛忠营

    Abstract: 本申请公开了一种表征硅晶体中缺陷的方法,所述方法包括:对硅晶体的表面进行蚀刻,以去除目标厚度的硅晶体;对蚀刻后的所述硅晶体的水平表面进行光散射扫描,以得到所述水平表面的光散射颗粒扫描图、缺陷的光散射等效尺寸以及缺陷体密度;根据所述水平表面的光散射颗粒扫描图、所述光散射等效尺寸和所述缺陷体密度中的至少一种确定硅晶体中存在的缺陷的类型和/或每种缺陷在水平面上存在的缺陷区间。所述方法可以减少缺陷表征周期、减少表征成本、同时表征多种缺陷(空洞,氧沉淀,位错),还可以提高表征精度,能够实现缺陷类型与缺陷区间的区分,具有高可靠性,适用所有晶体缺陷类别,操作简便,为一种环境友好型的原生缺陷检测手段。

    一种顶栅结构的制备方法及半导体结构

    公开(公告)号:CN113078053A

    公开(公告)日:2021-07-06

    申请号:CN202110331144.5

    申请日:2021-03-25

    Abstract: 本发明提供一种顶栅结构的制备方法及半导体结构,该制备方法包括以下步骤:提供一基底,并依次形成石墨烯层、栅介质层、至少一栅电极层及支撑层;将由栅介质层、栅电极层及支撑层组成的叠层结构从石墨烯层表面机械剥离;将叠层结构转移至目标衬底,栅介质层与目标衬底的表面接触;去除支撑层,并使由栅介质层及栅电极层组成的顶栅结构留在目标衬底的表面。本发明通过在石墨烯上制作顶栅结构,利用石墨烯与栅介质材料间较弱的范德华接触易于剥离的特点,实现任意顶栅结构的剥离,并转移至任意目标衬底形成范德华接触,扩展了顶栅结构的可应用范围,减少了顶栅结构制作过程对目标衬底材料的损伤,有助于提高器件性能,并降低顶栅结构的制作成本。

Patent Agency Ranking