半导体集成电路器件
    5.
    发明公开

    公开(公告)号:CN104253128A

    公开(公告)日:2014-12-31

    申请号:CN201410292854.1

    申请日:2014-06-25

    Abstract: 提供一种半导体集成电路器件,其在光电二极管阵列区域中具有像素区域,并且在每个像素区域中具有波导保持孔,波导保持孔具有在光电二极管之上的基本垂直的侧壁并且嵌入有到达孔底表面的基于氧化硅的侧壁绝缘膜和在孔的内侧上具有更高折射率的两个或更多基于氮化硅的绝缘膜。该结构使得可以防止尺寸迅速减小的成像器件诸如CMOS传感器的像素特性的恶化。

    半导体晶圆及半导体装置的制造方法

    公开(公告)号:CN101359646B

    公开(公告)日:2012-11-21

    申请号:CN200810129612.5

    申请日:2008-07-31

    Inventor: 富田和朗

    CPC classification number: H01L23/3192 H01L23/585 H01L2924/0002 H01L2924/00

    Abstract: 提供可防止晶圆边缘部的膜剥落或图案断续的半导体晶圆及半导体装置的制造方法。在硅衬底(101)上,在用沟槽分离膜(500)分离的活性区上形成栅结构(400),进而将接触层间膜(103)、低k通路层间膜即V层和低k布线层间膜即M层交替成膜而形成多层布线结构。在从第一层间膜(113)至第五层间膜(153)的精细层中除去M层的晶圆边缘部,但不除去V层的晶圆边缘部。另外,接触层间膜(103)的晶圆边缘部没有被除去。

    半导体集成电路器件
    8.
    发明授权

    公开(公告)号:CN104253128B

    公开(公告)日:2019-10-15

    申请号:CN201410292854.1

    申请日:2014-06-25

    Abstract: 提供一种半导体集成电路器件,其在光电二极管阵列区域中具有像素区域,并且在每个像素区域中具有波导保持孔,波导保持孔具有在光电二极管之上的基本垂直的侧壁并且嵌入有到达孔底表面的基于氧化硅的侧壁绝缘膜和在孔的内侧上具有更高折射率的两个或更多基于氮化硅的绝缘膜。该结构使得可以防止尺寸迅速减小的成像器件诸如CMOS传感器的像素特性的恶化。

    半导体器件的制造方法
    10.
    发明公开

    公开(公告)号:CN102208360A

    公开(公告)日:2011-10-05

    申请号:CN201110075856.1

    申请日:2011-03-23

    Abstract: 提供半导体器件的制造方法,它能够精确控制布线沟槽图案的深度,并且能够抑制对布线沟槽图案的损坏。在扩散阻止膜之上依次叠置第二低介电常数膜、第三低介电常数膜和用作掩膜层的膜。蚀刻用作掩膜层的膜,并且形成其底部由第三低介电常数膜的表面制成的布线沟槽图案。通过灰化去除第一抗蚀剂掩膜。使用掩膜层的布线沟槽图案形成布线沟槽,从而使沟槽的底部由第二低介电常数膜构成。通过CMP方法去除从铜金属的顶部表面到第三低介电常数膜的层。每一个低介电常数膜的介电常数都低于FSG的介电常数,并且第二低介电常数膜的介电常数低于第三低介电常数膜的介电常数。

Patent Agency Ranking