-
公开(公告)号:CN118335746A
公开(公告)日:2024-07-12
申请号:CN202311189525.X
申请日:2023-09-14
Applicant: 三星电子株式会社
IPC: H01L27/092
Abstract: 一种半导体器件包括:第一外延层、第二外延层和第三外延层,顺序地堆叠在衬底上;以及第一扩散防止层,设置在第一外延层和第二外延层之间以及第二外延层和第三外延层之间的区域中的至少一个区域中。第一外延层和第三外延层具有第一导电类型,并且第二外延层具有第二导电类型。第一扩散防止层被配置为防止第二外延层中的杂质扩散。第一外延层、第二外延层和第三外延层中的每一个分别包括第一有源图案、第二有源图案和第三有源图案中的对应一个,第一有源图案、第二有源图案和第三有源图案中的每一个分别设置在第一外延层、第二外延层和第三外延层中的对应一个的上部中,并且处于衬底的集电极区、基极区和发射极区中的对应一个区上。
-
公开(公告)号:CN107527911B
公开(公告)日:2023-01-17
申请号:CN201710469526.8
申请日:2017-06-20
Applicant: 三星电子株式会社
IPC: H01L27/092 , H01L29/78 , H01L29/06 , H01L21/8238
Abstract: 本发明公开了一种半导体器件,该半导体器件包括:包括第一区和第二区的衬底;鳍型有源区域,其在第一区和第二区的每个中在远离衬底的第一方向上延伸;平行于鳍型有源区域的上表面延伸并与鳍型有源区域的上表面间隔开的多个纳米片;栅极,其在交叉第一方向的第二方向上在鳍型有源区域之上延伸;栅极电介质层,其被插置在栅极与每个纳米片之间;第一区中包括的第一源极和漏极区以及第二区中包括的第二源极和漏极区;以及绝缘间隔物,其被插置在鳍型有源区域与纳米片之间,其中空气间隔物被插置在绝缘间隔物与第一源极和漏极区之间。
-
公开(公告)号:CN107452799B
公开(公告)日:2022-05-24
申请号:CN201710362546.5
申请日:2017-05-22
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/775 , H01L29/10 , H01L29/423 , H01L21/336
Abstract: 本公开涉及晶体管及半导体器件。一种晶体管包括漏极、源极、栅电极以及源极和漏极之间的纳米线。该纳米线具有有第一厚度的第一部分和有大于第一厚度的第二厚度的第二部分。第二部分在第一部分与源极和漏极中的至少一个之间。当电压被施加到栅电极时,第一纳米线包括沟道。
-
公开(公告)号:CN106057891B
公开(公告)日:2021-06-11
申请号:CN201610197247.6
申请日:2016-03-31
Applicant: 三星电子株式会社
Abstract: 公开了一种半导体器件,该半导体器件包括:缓冲层,在基底上,缓冲层具有与基底的晶格常数不同的晶格常数;鳍状结构,从缓冲层向上突出;栅电极,横跨鳍状结构之上;包覆层,在鳍状结构的侧面并覆盖鳍状结构的顶表面和侧壁;以及界面层,在包覆层和鳍状结构之间,界面层包括与缓冲层相同的元素。
-
公开(公告)号:CN109844688A
公开(公告)日:2019-06-04
申请号:CN201780065443.0
申请日:2017-11-16
Applicant: 三星电子株式会社
IPC: G06F1/3234 , H03F3/217 , G06F1/324 , G06F1/3206 , G06F1/3296 , G06F15/78
Abstract: 电子装置包括具有至少一个部件的片上系统(SoC)、存储器和功能性地连接至SoC和存储器的处理器。处理器配置成施加用于以特定频率驱动至少一个部件的默认电压。处理器还配置成确定是否存储有与对应于至少一个部件和特定频率的偏移电压有关的数据。处理器还配置成当存储有与偏移电压有关的数据时,向至少一个部件施加与默认电压不同的偏移电压。其他实施方式也是可能的。
-
公开(公告)号:CN110620150A
公开(公告)日:2019-12-27
申请号:CN201910412594.X
申请日:2019-05-17
Applicant: 三星电子株式会社
Abstract: 本发明提供了一种半导体器件,包括:多个有源鳍,所述多个有源鳍在衬底上;栅电极,所述栅电极与所述多个有源鳍交叉;以及源/漏极区,所述源/漏极区在所述多个有源鳍上,并在所述栅电极的第一侧和第二侧延伸。所述源/漏极区包括在所述多个有源鳍中一些上的多个下外延层。所述多个下外延层包含具有第一浓度的锗(Ge)。上外延层在所述多个下外延层上并且包含具有高于所述第一浓度的第二浓度的锗。所述多个下外延层具有凸的上表面,并且在所述有源鳍之间彼此连接。
-
公开(公告)号:CN105321952B
公开(公告)日:2019-08-30
申请号:CN201510292330.7
申请日:2015-06-01
Applicant: 三星电子株式会社
IPC: H01L45/00 , H01L27/24 , H01L27/11556 , H01L27/11573 , H01L27/11578 , H01L27/11575 , H01L27/11582
Abstract: 提供了一种三维半导体存储装置及其制造方法,三维半导体存储装置包括:外围电路结构,位于基底上;水平有源层,位于外围电路结构上;堆叠件,设置在水平有源层上以包括多个电极;竖直结构,竖直地贯穿堆叠件;共源极区,位于堆叠件中的堆叠件之间并且在水平有源层中;以及提取区,在水平有源层中。水平有源层包括顺序地堆叠在外围电路结构上的第一有源半导体层、第二有源半导体层和第三有源半导体层。第一有源半导体层和第三有源半导体层分别掺杂有高杂质浓度和低杂质浓度,第二有源半导体层包括杂质扩散抑制材料。
-
公开(公告)号:CN109216460A
公开(公告)日:2019-01-15
申请号:CN201810688390.4
申请日:2018-06-28
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/165 , H01L29/04 , H01L21/336
Abstract: 提供了一种半导体器件,包括:在包括负沟道场效应晶体管(nFET)区域和正沟道场效应晶体管(pFET)区域的衬底上的鳍结构;在鳍结构上的栅极结构;以及与栅极结构相邻的源极/漏极结构,其中形成在nFET区域中的源极/漏极结构是包括浓度为大约1.8×1021/cm3或更高的n型杂质的外延层,在源极/漏极结构的外部分中包括硅(Si)和锗(Ge),并且在源极/漏极结构的内部分中包括Si但不包括Ge,其中源极/漏极结构的与最上表面接触的倾斜表面与鳍结构的顶表面形成约54.7°的角度。
-
公开(公告)号:CN108511525A
公开(公告)日:2018-09-07
申请号:CN201710748871.5
申请日:2017-08-28
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/10 , H01L29/417 , H01L29/423
Abstract: 本公开提供了半导体器件。一种半导体器件包括鳍型有源区、纳米片、栅极、源极/漏极区和绝缘间隔物。鳍型有源区从衬底突出并在第一方向上延伸。纳米片与鳍型有源区的上表面间隔开并包括沟道区。栅极在鳍型有源区之上。源极/漏极区连接到纳米片。绝缘间隔物在鳍型有源区上以及在纳米片之间。气隙基于绝缘间隔物的位置在绝缘间隔物与源极/漏极区之间。
-
公开(公告)号:CN107452799A
公开(公告)日:2017-12-08
申请号:CN201710362546.5
申请日:2017-05-22
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/775 , H01L29/10 , H01L29/423 , H01L21/336
CPC classification number: H01L29/78696 , B82Y10/00 , H01L21/02532 , H01L21/02603 , H01L21/823807 , H01L27/092 , H01L29/0653 , H01L29/0673 , H01L29/0847 , H01L29/42364 , H01L29/42392 , H01L29/66439 , H01L29/66545 , H01L29/775 , H01L29/78 , H01L29/1033 , H01L29/42356 , H01L29/66477
Abstract: 本公开涉及晶体管及半导体器件。一种晶体管包括漏极、源极、栅电极以及源极和漏极之间的纳米线。该纳米线具有有第一厚度的第一部分和有大于第一厚度的第二厚度的第二部分。第二部分在第一部分与源极和漏极中的至少一个之间。当电压被施加到栅电极时,第一纳米线包括沟道。
-
-
-
-
-
-
-
-
-