频率调整方法、装置、电子设备及可读存储介质

    公开(公告)号:CN119472971A

    公开(公告)日:2025-02-18

    申请号:CN202411579178.6

    申请日:2024-11-06

    Inventor: 孙鹏 谢芮 郑子淳

    Abstract: 本申请公开了一种频率调整方法、装置、电子设备及可读存储介质,涉及处理器技术领域,应用于电子设备,电子设备包括多个处理器,方法包括:确定电子设备用于执行任务负载的目标处理器集合以及任务负载的负载信息;获取每个所述第一处理器的第一信息,所述第一信息包括频率上下限信息、每个所述第一处理器执行所述任务负载时的运行频率以及被占用信息中至少一种;基于负载信息以及所述第一信息,通过调整模型确定需要进行频率调整的处理器作为第二处理器,以及确定第二处理器的频率调整的目标调整策略;基于目标调整策略对第二处理器的频率进行调整。在保证电子设备运行不出现卡顿的前提下尽量降低功耗,达到性能和功耗的相对平衡。

    工作频率控制方法、装置及相关设备

    公开(公告)号:CN119440223A

    公开(公告)日:2025-02-14

    申请号:CN202311365825.9

    申请日:2023-10-19

    Abstract: 本申请提供了一种工作频率控制方法、装置及相关设备。确定待处理的任务,该任务为被处理器周期性的执行的任务,例如可以是模型训练任务、模型推理任务等,并获取针对处理器的工作频率的调频时机(可以用于指示调整处理器的工作频率的时刻)以及调频方式(如增大/减少工作频率),该调频时机以及调频方式基于处理器执行任务的性能以及能耗进行确定;在处理器执行任务的过程中,根据调频方式,在调频时机调整处理器的工作频率。由于是利用处理器执行任务的性能以及能耗来确定调频方式以及调频时机,并以此调整处理器的工作频率,这使得在对处理器进行能耗管理时,能够兼顾处理器的性能,从而处理器的性能也能持续保持在较高水平。

    基于Hypervisor的动态调频方法及电子设备

    公开(公告)号:CN114327763B

    公开(公告)日:2025-02-07

    申请号:CN202111612312.4

    申请日:2021-12-27

    Abstract: 本公开涉及一种基于Hypervisor的动态调频方法及电子设备,多个客户机操作系统Guest OS运行在虚拟机监视器Hypervisor上,所述方法包括:统计每个所述Guest OS所处核心的当前负载;判断所述当前负载与所述核心的当前运行频率是否匹配;若不匹配,向每个所述Guest OS发起投票,并接收每个所述Guest OS返回的当前票数;其中,所述当前票数用于指示每个所述Guest OS上的目标业务的个数;根据每个所述Guest OS返回的当前票数和每个所述Guest OS所处核心的当前负载进行调频。上述方案用于解决现有技术中存在的基于Hypervisor的多系统环境,需要每个Guest OS自身进行相应的动态调频,实现起来比较复杂的技术问题,本方案能够合理智能化的进行调频做到功耗和性能兼得,从而更加合理的对整个CPU进行调频。

    一种基于动态调节频率的芯片功耗降低方法与系统

    公开(公告)号:CN119376522A

    公开(公告)日:2025-01-28

    申请号:CN202411988349.0

    申请日:2024-12-31

    Inventor: 谷佳华

    Abstract: 本发明公开了一种基于动态调节频率的芯片功耗降低方法与系统。其中,方法包括在所述集成芯片工作过程中,针对所述多个主机中的任意一个,实时计算所述主机访问每一从机的传输路径延时值;将所述传输路径延时值与延时理论值进行比较,根据比较结果确定所述主机访问所述每一从机所在传输路径的时钟频率调整方案;根据每一主机访问每一从机所在传输路径的时钟频率调整方案,确定所述集成芯片的时钟频率调整方案。本发明提供的方案可以降低整体芯片的功耗,并且可以适用于芯片的各种应用场景。

    一种芯片温度动态调控系统以及芯片

    公开(公告)号:CN119292755A

    公开(公告)日:2025-01-10

    申请号:CN202411834461.9

    申请日:2024-12-13

    Inventor: 徐卫星 路文斌

    Abstract: 本发明公开了一种芯片温度动态调控系统以及芯片。该系统配置于待调控芯片上,包括:处理器、时钟模块、中断控制模块、存储模块以及任务下发模块;处理器分别与时钟模块、中断控制模块、存储模块以及任务下发模块通信连接,存储模块与任务下发模块之间通信连接。本发明实施例,提供了三种调频调压方式共同对芯片功耗进行动态调控,通过在描述符中分别定义频率档位、中断屏蔽位以及同步标志位,分三个阶段对调频调压过程做出了限定,为系统的后续扩展提供了可能;通过轮询读取温度电压模块掌握芯片工作状态,确保芯片工作在安全的温度和电压环境下;通过实时监测变化情况生成中断信号,实现了实时动态的调频调压,提升了芯片的安全性与可靠性。

    电子设备和控制方法
    6.
    发明公开

    公开(公告)号:CN119292450A

    公开(公告)日:2025-01-10

    申请号:CN202411842421.9

    申请日:2024-12-12

    Abstract: 本申请公开了一种电子设备和控制方法,涉及控制领域,该电子设备包括:微控制器和处理核;所述微控制器统计处理核执行指令的运行参数,基于处理核执行指令的运行参数满足触发条件,控制调整所述处理核的频率;其中,至少在采用降频策略控制调整所述处理核的频率时,在降频过程中监测所述处理核的性能损失,基于所述性能损失调整所述降频策略。

    性能优化方法及电子设备
    7.
    发明公开

    公开(公告)号:CN119271032A

    公开(公告)日:2025-01-07

    申请号:CN202410236134.7

    申请日:2024-02-29

    Inventor: 李勇

    Abstract: 本申请公开了一种性能优化方法及电子设备,涉及电力电子技术领域。该方法包括:在电子设备处于第一运行状态的情况下,电子设备生成第一运行策略,通过第一路径向电子设备的中央处理器CPU传输第一运行策略;在电子设备处于第二运行状态的情况下,电子设备生成第二运行策略,通过第二路径向CPU传输第二运行策略;其中,第一运行策略和第二运行策略用于调节CPU的运行策略;通过第一路径传输第一运行策略的耗时,小于通过第二路径传输第二运行策略的耗时。这样,利用运行策略生效速度要求较快的路径,可以提高运行策略生效速度,提升用户体验。

    功率估计机制的应用程序覆盖

    公开(公告)号:CN116635813B

    公开(公告)日:2024-12-31

    申请号:CN202180075342.8

    申请日:2021-11-10

    Abstract: 公开了用于执行功率估计机制的软件覆盖的系统、设备和方法。计算系统包括用于生成对功率消耗的估计的多个经调谐的参数。基于该系统的硅后表征来生成这些经调谐的参数。在部署之后,该系统执行多个不同的应用程序。当启动特定应用程序时,该系统加载对应的一组覆盖参数,该组覆盖参数用于替换该多个经调谐的参数。该系统使用该组覆盖参数而不是先前确定的经调谐的参数来生成对功率消耗的估计。然后,当执行该特定应用程序时,该系统基于对功率消耗的该估计来对各种系统部件的功率和频率值进行调整。

    基于目标意图的时钟速度确定和调整

    公开(公告)号:CN119200808A

    公开(公告)日:2024-12-27

    申请号:CN202411281781.6

    申请日:2020-02-06

    Applicant: 奇跃公司

    Inventor: G·M·林克

    Abstract: 功率配置文件库包括多个功率配置文件,其中,每个功率配置文件具有用于相应的处理器的多个最大时钟速度。选择每个功率配置文件中的最大时钟速度以限制处理器共同产生的每单位时间最大热量。开发者计算机系统针对消费者设备选择最终应用程序的各段,并针对每个段选择目标意图。功率配置文件查找使用目标意图来确定用于每个段的功率配置文件。

    异步时钟的基于FSM的时钟切换
    10.
    发明公开

    公开(公告)号:CN119137561A

    公开(公告)日:2024-12-13

    申请号:CN202380037464.7

    申请日:2023-05-15

    Abstract: 本公开的各方面提供了一种设备。在一个实例中,设备(20)包括与振荡器(273)和一或多个电路单元(230,240,250,260)耦合的时钟切换电路(22)。所述时钟切换电路被配置成从所述振荡器接收一组频率信号(282,283,284),向所述一或多个电路单元提供上行链路主时钟信号(281)和使能信号(285,286),所述使能信号与所述上行链路主时钟信号同步确定,从所述一或多个电路单元或时钟管理电路接收时钟频率请求,基于所述一组频率信号中的第一信号提供所述上行链路主时钟信号,并且根据所述时钟频率请求,确定是继续基于所述第一信号提供所述上行链路主时钟信号还是基于所述一组频率信号中的第二信号提供所述上行链路主时钟信号。

Patent Agency Ranking