-
公开(公告)号:CN109273451B
公开(公告)日:2022-07-08
申请号:CN201810784256.4
申请日:2018-07-17
Applicant: 三星电子株式会社
IPC: H01L27/11551 , H01L27/11578 , H01L29/423
Abstract: 一种半导体器件包括第一栅电极,第一栅电极包括第一下电极、设置在第一下电极之上并包括第一垫区域的第一上电极、以及设置在第一下电极与第一上电极之间的一个或更多个第一中间电极。第二栅电极包括第二下电极、设置在第二下电极之上的第二上电极、以及设置在第二下电极与第二上电极之间的一个或更多个第二中间电极。第二栅电极顺序地堆叠在第一上电极之上,同时暴露第一垫区域。第一下电极在第一方向上比第一上电极更进一步延伸第一长度。第二下电极在第一方向上比第二上电极更进一步延伸不同于第一长度的第二长度。
-
公开(公告)号:CN110137179B
公开(公告)日:2023-11-14
申请号:CN201811522184.2
申请日:2018-12-13
Applicant: 三星电子株式会社
Abstract: 本发明提供了一种垂直型存储器装置,所述垂直型存储器装置包括:基底,具有单元阵列区和设置为邻近于所述单元阵列区的连接区;多个栅电极层,堆叠在所述单元阵列区和所述连接区上;多个沟道结构,设置在所述单元阵列区中;多个虚设沟道结构,设置在所述连接区中;以及多个狭缝,在所述单元阵列区中设置在所述多个栅电极层中。所述多个栅电极层在所述连接区中形成台阶结构,所述多个沟道结构穿透所述多个栅电极层,所述多个虚设沟道结构穿透所述多个栅电极层中的至少一个。
-
公开(公告)号:CN109103200B
公开(公告)日:2023-10-17
申请号:CN201810642566.2
申请日:2018-06-21
Applicant: 三星电子株式会社
Abstract: 一种半导体器件包括:具有第一区域和第二区域的衬底;具有多个栅电极的栅电极堆叠,所述多个栅电极在第一区域中在垂直于衬底的上表面的第一方向上垂直地堆叠并彼此间隔开,并且在平行于衬底的上表面的第二方向上从第一区域到第二区域延伸为具有不同的长度;在第一区域和第二区域中在垂直于第一方向的第二方向上延伸同时贯穿衬底上的栅电极堆叠的第一隔离区域和第二隔离区域;串隔离区域,在第一区域中设置在第一隔离区域与第二隔离区域之间,并且在第二方向上延伸同时贯穿栅电极堆叠的一部分;以及在第一区域和第二区域中的至少一个中与串隔离区域线形地设置并在第二方向上彼此间隔开的多个辅助隔离区域。
-
公开(公告)号:CN108389865B
公开(公告)日:2023-02-03
申请号:CN201810105509.0
申请日:2018-02-02
Applicant: 三星电子株式会社
IPC: H10B43/27 , H10B43/35 , H01L29/792
Abstract: 一种三维半导体存储器件包括包含单元阵列区域和接触区域的衬底、包含顺序地堆叠在衬底上的栅电极的堆叠结构、穿透堆叠结构的垂直结构、以及连接到接触区域中的栅电极的端部的单元接触插塞。栅电极的端部的上表面相对于单元阵列区域中的衬底的上表面具有锐角。
-
公开(公告)号:CN109103200A
公开(公告)日:2018-12-28
申请号:CN201810642566.2
申请日:2018-06-21
Applicant: 三星电子株式会社
IPC: H01L27/11578 , H01L27/11582 , H01L27/11573
Abstract: 一种半导体器件包括:具有第一区域和第二区域的衬底;具有多个栅电极的栅电极堆叠,所述多个栅电极在第一区域中在垂直于衬底的上表面的第一方向上垂直地堆叠并彼此间隔开,并且在平行于衬底的上表面的第二方向上从第一区域到第二区域延伸为具有不同的长度;在第一区域和第二区域中在垂直于第一方向的第二方向上延伸同时贯穿衬底上的栅电极堆叠的第一隔离区域和第二隔离区域;串隔离区域,在第一区域中设置在第一隔离区域与第二隔离区域之间,并且在第二方向上延伸同时贯穿栅电极堆叠的一部分;以及在第一区域和第二区域中的至少一个中与串隔离区域线形地设置并在第二方向上彼此间隔开的多个辅助隔离区域。
-
公开(公告)号:CN108389865A
公开(公告)日:2018-08-10
申请号:CN201810105509.0
申请日:2018-02-02
Applicant: 三星电子株式会社
IPC: H01L27/11582 , H01L27/1157 , H01L29/792
CPC classification number: H01L27/11582 , H01L21/308 , H01L21/3085 , H01L21/31144 , H01L27/11548 , H01L27/11565 , H01L27/11575 , H01L27/1157 , H01L29/7926
Abstract: 一种三维半导体存储器件包括包含单元阵列区域和接触区域的衬底、包含顺序地堆叠在衬底上的栅电极的堆叠结构、穿透堆叠结构的垂直结构、以及连接到接触区域中的栅电极的端部的单元接触插塞。栅电极的端部的上表面相对于单元阵列区域中的衬底的上表面具有锐角。
-
-
公开(公告)号:CN112271180A
公开(公告)日:2021-01-26
申请号:CN202011037677.4
申请日:2018-07-17
Applicant: 三星电子株式会社
IPC: H01L27/11565 , H01L27/11548 , H01L27/11556 , H01L27/1157 , H01L27/11524 , H01L27/11575 , H01L27/11582 , H01L29/423
Abstract: 一种半导体器件包括第一栅电极,第一栅电极包括第一下电极、设置在第一下电极之上并包括第一垫区域的第一上电极、以及设置在第一下电极与第一上电极之间的一个或更多个第一中间电极。第二栅电极包括第二下电极、设置在第二下电极之上的第二上电极、以及设置在第二下电极与第二上电极之间的一个或更多个第二中间电极。第二栅电极顺序地堆叠在第一上电极之上,同时暴露第一垫区域。第一下电极在第一方向上比第一上电极更进一步延伸第一长度。第二下电极在第一方向上比第二上电极更进一步延伸不同于第一长度的第二长度。
-
公开(公告)号:CN109273451A
公开(公告)日:2019-01-25
申请号:CN201810784256.4
申请日:2018-07-17
Applicant: 三星电子株式会社
IPC: H01L27/11551 , H01L27/11578 , H01L29/423
Abstract: 一种半导体器件包括第一栅电极,第一栅电极包括第一下电极、设置在第一下电极之上并包括第一垫区域的第一上电极、以及设置在第一下电极与第一上电极之间的一个或更多个第一中间电极。第二栅电极包括第二下电极、设置在第二下电极之上的第二上电极、以及设置在第二下电极与第二上电极之间的一个或更多个第二中间电极。第二栅电极顺序地堆叠在第一上电极之上,同时暴露第一垫区域。第一下电极在第一方向上比第一上电极更进一步延伸第一长度。第二下电极在第一方向上比第二上电极更进一步延伸不同于第一长度的第二长度。
-
公开(公告)号:CN109300901B
公开(公告)日:2023-11-07
申请号:CN201810825306.9
申请日:2018-07-25
Applicant: 三星电子株式会社
IPC: H10B43/35 , H10B43/40 , H10B43/20 , H01L23/48 , H01L23/528
Abstract: 垂直存储器件包括在第一方向上彼此间隔开的栅极电极。该栅极电极中的每一个沿第二方向延伸。绝缘图案在相邻栅极电极之间沿第二方向延伸。沟道结构沿第一方向延伸。沟道结构延伸穿过栅极电极结构的至少一部分和绝缘图案结构的至少一部分。栅极电极结构包括在衬底上沿第一方向顺序地堆叠的至少一个第一栅极电极和多个第二栅极电极。第一绝缘图案的下表面和上表面沿着第一方向远离衬底的上表面弯曲。连接第一绝缘图案的下表面和上表面的侧壁相对于衬底的上表面倾斜。
-
-
-
-
-
-
-
-
-