对用户数据执行纠错的纠错电路和使用其的纠错方法

    公开(公告)号:CN110795271B

    公开(公告)日:2024-12-24

    申请号:CN201910583884.0

    申请日:2019-07-01

    Abstract: 一种纠错电路接收包括用户数据和奇偶校验码的码字,并对用户数据执行纠错操作。该电路包括第一缓冲器、解码器、第二缓冲器和处理器。第一缓冲器存储码字并顺序地输出通过划分码字而获得的子组数据。解码器针对从第一缓冲器接收的每个子组数据生成完整性数据,并使用奇偶校验码对用户数据执行纠错操作。第二缓冲器顺序地存储针对每个子组数据的完整性数据。当在第二缓冲器中更新至少一个完整性数据时,处理器基于存储在第二缓冲器中的完整性数据确定在码字中是否存在错误。

    管理刷新操作的存储控制器及其操作方法

    公开(公告)号:CN118366502A

    公开(公告)日:2024-07-19

    申请号:CN202410046557.2

    申请日:2024-01-11

    Abstract: 一种存储控制器管理刷新。该存储控制器被配置为与包括存储单元阵列的存储器件通信,该存储单元阵列包括多条字线,该存储控制器可以包括:调度器,被配置为控制向多条字线提供的命令;纠错码引擎,具有包括N个条目的寄存器,并且被配置为基于对多条字线的活动次数进行计数,将第一参数存储在寄存器中,第一参数包括多条字线中的N条字线的地址信息和活动次数信息;比较器,被配置为将第一参数与阈值参数进行比较;以及刷新管理(RFM)决策电路,被配置为基于从比较器输出的结果确定多条字线的刷新频率,并生成RFM命令。

    半导体存储器装置和包括其的存储器系统

    公开(公告)号:CN117935875A

    公开(公告)日:2024-04-26

    申请号:CN202311156643.0

    申请日:2023-09-06

    Abstract: 公开了半导体存储器装置和包括其的存储器系统。所述半导体存储器装置包括:存储器单元阵列,具有在存储器单元阵列中的多个存储器单元行;以及行锤击管理(RHM)电路,包括锤击地址队列。RHM电路被配置为:(i)在参考时间间隔期间从外部的存储器控制器接收第一访问行地址,(ii)将从第一访问行地址随机选择的第一行地址和在选择第一行地址之后从存储器控制器连续接收的第二行地址作为候选锤击地址存储在锤击地址队列中,并且(iii)顺序地输出候选锤击地址作为锤击地址。刷新控制电路被设置以:接收锤击地址,并且对物理邻近于与锤击地址对应的存储器单元行的一个或多个牺牲存储器单元行执行锤击刷新操作。

    用于并行生成校正子和部分系数信息的设备和方法

    公开(公告)号:CN113764029A

    公开(公告)日:2021-12-07

    申请号:CN202110614942.9

    申请日:2021-06-02

    Abstract: 根据本公开的技术构思的错误校正设备包括:校正子生成电路,被配置为接收数据并针对数据生成多个校正子;部分系数生成电路,被配置为在生成多个校正子的同时,通过使用数据来生成与错误位置多项式的系数的一部分有关的部分系数信息;错误位置确定电路,被配置为基于多个校正子和部分系数信息来确定错误位置多项式的系数,并通过使用错误位置多项式来获得数据中的错误的位置;以及错误校正电路,被配置为根据错误的位置来校正数据中的错误。

    存储器控制器和包括该存储器控制器的存储器系统

    公开(公告)号:CN112527549A

    公开(公告)日:2021-03-19

    申请号:CN202010489243.1

    申请日:2020-06-02

    Abstract: 公开了存储器控制器和包括该存储器控制器的存储器系统。所述存储器控制器被配置为控制存储器模块,所述存储器控制器包括:处理电路,被配置为:使用奇偶校验矩阵的第一部分对来自存储器模块的读取码字执行ECC解码,以生成第一校正子和第二校正子;基于第二校正子和判定校正子来确定读取码字中的错误的类型,判定校正子与第一校正子和第二校正子之和对应;以及输出指示错误的类型的解码状态标志。

    半导体存储装置和操作半导体存储装置的方法

    公开(公告)号:CN112289367A

    公开(公告)日:2021-01-29

    申请号:CN202010469361.6

    申请日:2020-05-28

    Abstract: 提供了半导体存储装置和操作半导体存储装置的方法。所述半导体存储装置包括存储单元阵列、ECC引擎、至少一个电压发生器和控制逻辑电路。所述存储单元阵列包括耦接到字线和位线的多个存储单元以及感测存储在所述多个存储单元中的数据的多个读出放大器。所述ECC引擎从所述存储单元阵列的目标页面读取存储数据,对所述存储数据执行ECC解码,基于所述ECC解码,检测所述存储数据中的错误,并输出与所述错误相关联的错误信息。所述至少一个电压发生器分别向所述多个读出放大器提供驱动电压。所述控制逻辑电路控制所述ECC引擎,以及基于包括所述错误信息的错误模式信息,控制所述至少一个电压发生器增大所述多个读出放大器中的每个读出放大器的操作容限。

    半导体存储器设备和存储器系统
    8.
    发明公开

    公开(公告)号:CN112116945A

    公开(公告)日:2020-12-22

    申请号:CN202010546678.5

    申请日:2020-06-16

    Abstract: 提供一种半导体存储器设备和存储器系统。该半导体存储器设备包括存储器单元阵列、纠错码(ECC)引擎电路、错误信息寄存器和控制逻辑电路。存储器单元阵列包括存储器单元行。控制逻辑电路控制ECC引擎电路以基于在擦洗操作中对第一存储器单元行中的第一子页面执行第一ECC解码并且基于在对第二存储器单元行的正常读取操作中对第二存储器单元行中的第二子页面执行第二ECC解码来生成错误生成信号。控制逻辑电路将错误信息记录在错误信息寄存器中,并基于错误信息控制ECC引擎电路跳过对第一存储器单元行和第二存储器单元行的所选择的存储器单元行的ECC编码和ECC解码。

    存储器系统以及操作解码模块的方法

    公开(公告)号:CN118363524A

    公开(公告)日:2024-07-19

    申请号:CN202410067325.5

    申请日:2024-01-16

    Abstract: 公开了存储器系统以及操作解码模块的方法。所述存储器系统包括系统控制器和存储器装置。系统控制器包括:存储器控制器,被配置为将接收的地址发送到解码模块,并且将经解码的数据输出到主机装置;以及解码模块,包括高速缓存装置和解码器。解码模块被配置为从存储器装置接收与所述地址对应的数据。解码模块被配置为响应于确定与所述地址对应的数据被存储在高速缓存装置中,将存储在高速缓存装置中的数据发送到存储器控制器。解码模块被配置为响应于确定与所述地址对应的数据没有被存储在高速缓存装置中,对与所述地址对应的数据进行解码以生成经解码的数据并将经解码的数据存储在高速缓存装置中。

    存储器控制器和包括存储器控制器的存储器系统

    公开(公告)号:CN118113210A

    公开(公告)日:2024-05-31

    申请号:CN202311126929.4

    申请日:2023-09-01

    Abstract: 公开了存储器控制器和包括存储器控制器的存储器系统。用于控制存储器模块的存储器控制器包括系统纠错码(ECC)引擎和用于控制系统ECC引擎的处理器,存储器模块包括多个数据芯片、第一奇偶校验芯片和第二奇偶校验芯片。系统ECC引擎包括ECC解码器和用于存储奇偶校验矩阵的存储器。ECC解码器基于解码状态标志选择多个ECC解码方案中的一个,并且通过基于选择的解码方案和奇偶校验矩阵对从存储器模块读取的码字集执行ECC解码来纠正读取的码字集中的多个码元错误。所述解码状态标志从所述多个数据芯片被提供,并且所述解码状态标志中的每个指示在所述多个数据芯片中的相应一个中是否检测到至少一个错误位。

Patent Agency Ranking