输出驱动器、以及具有其的半导体存储器设备和存储器系统

    公开(公告)号:CN110808074B

    公开(公告)日:2024-09-06

    申请号:CN201910348611.8

    申请日:2019-04-28

    IPC分类号: G11C7/10

    摘要: 输出驱动器包括:预驱动器,接收驱动器控制代码以在执行读取操作的同时响应于数据而生成上拉控制信号或下拉控制信号;片上终止控制器,接收第一片上终止控制代码以在执行写入操作的同时响应于片上终止使能信号而生成第一片上终止控制信号;和主驱动器,包括在执行读取操作的同时响应于上拉控制信号而生成高电平输出数据并且在执行写入操作的同时响应于第一片上终止控制信号而利用第一高电压来终止高电平输入数据并且利用第一低电压来终止低电平输入数据的上拉n沟道金属氧化物半导体(NMOS)驱动器、和在执行读取操作的同时响应于下拉控制信号而生成低电平输出数据的下拉NMOS驱动器。

    发送器、存储器件和包括该发送器的半导体器件

    公开(公告)号:CN118230777A

    公开(公告)日:2024-06-21

    申请号:CN202311163069.1

    申请日:2023-09-11

    摘要: 提供了发送器、存储器件和包括该发送器的半导体器件。发送器被配置为并行地接收第一数据至第N数据并且响应于相位彼此不同的第一时钟信号至第N时钟信号来顺序地输出第一数据至第N数据,其中N是至少为2的整数,发送器包括:第一数据选择器至第N数据选择器,包括与第一数据至第N数据对应的第一数据选择器和第二数据选择器,第一数据选择器至第N数据选择器中的每一者被配置为:对第一数据至第N数据中的一者和第一时钟信号至第N时钟信号执行逻辑运算并且输出多个数据选择信号;第一前置驱动器,与第一数据选择器至第N数据选择器当中的至少两个数据选择器对应,第一前置驱动器被配置为:从至少两个数据选择器接收多个数据选择信号。

    存储设备和操作存储设备的方法
    3.
    发明公开

    公开(公告)号:CN118210649A

    公开(公告)日:2024-06-18

    申请号:CN202311165096.2

    申请日:2023-09-11

    IPC分类号: G06F11/10 G11C29/42

    摘要: 一种操作存储设备的方法包括:定期地对存储器件执行巡检读取操作;将通过所述巡检读取操作获得的故障信息存储在缓冲存储器中;作为对来自所述存储器件的读取数据执行的第一纠错操作的结果,确定所述读取数据是否具有不可纠正的错误;当确定出所述读取数据具有不可纠正的错误时,从所述缓冲存储器加载所述故障信息;以及通过使用所述故障信息对所述读取数据执行第二纠错操作。

    将输入信号转换为数字值的电子装置及其操作方法

    公开(公告)号:CN116737052A

    公开(公告)日:2023-09-12

    申请号:CN202310056718.1

    申请日:2023-01-17

    IPC分类号: G06F3/05 H03M1/12

    摘要: 提供了将输入信号转换为数字值的电子装置及其操作方法。所述电子装置可以包括:模数转换器电路,响应于时钟信号将输入信号的电平转换为数字输入值;振荡器,生成所述时钟信号;第一均衡电路,通过使所述数字输入值均衡来生成数字输出信号;第一检相器电路,检测所述数字输出信号的相位并且生成数字相位值;环路滤波器,基于所述数字相位值生成第一数字输出值;第二均衡电路,通过使所述数字输入值均衡来生成数字中间值;以及第二检相器电路,检测所述数字中间值的相位并且生成第二数字输出值。所述振荡器可以基于所述第一数字输出值和所述第二数字输出值调整所述时钟信号的频率。

    半导体装置、半导体存储器装置和偏移校准方法

    公开(公告)号:CN116486866A

    公开(公告)日:2023-07-25

    申请号:CN202211087709.0

    申请日:2022-09-07

    摘要: 公开了一种半导体装置、一种半导体存储器装置和一种偏移校准方法。根据实施例的半导体装置包括:多个采样器电路,被配置为接收多个偏移时钟信号或多个分频时钟信号,并且响应于多个分频时钟信号中的每个对数据信号进行采样。校准电路将第一偏移时钟信号施加到第一采样器电路,将具有与第一偏移时钟信号的相位相反的相位的第二偏移时钟信号施加到第二采样器电路,并且基于响应于第一偏移时钟信号而输出的第一采样器电路的输出来产生用于调整第一采样器电路的偏移的第一偏移调整信号。

    并串接口电路以及具有其的发送装置

    公开(公告)号:CN116257474A

    公开(公告)日:2023-06-13

    申请号:CN202211567454.8

    申请日:2022-12-07

    IPC分类号: G06F13/38 H03M9/00

    摘要: 提供了一种并串接口电路以及具有其的发送装置。所述并串接口电路包括:均衡器,其用于将奇数数据延迟半个周期,并顺序地生成奇数前置数据、奇数主数据和奇数后置数据,并且将偶数数据延迟半个周期,并顺序地生成偶数前置数据、偶数主数据和偶数后置数据;最终并串转换器,其用于顺序地且交替地选择所述偶数前置数据和所述奇数前置数据以生成前置数据,顺序地且交替地选择反相奇数主数据和反相偶数主数据以生成反相主数据,并且顺序地且交替地选择所述偶数后置数据和所述奇数后置数据以生成后置数据;以及驱动器,其用于驱动所述前置数据以生成前置数据电平,驱动所述反相主数据以生成反相主数据电平,并且驱动所述后置数据以生成后置数据电平。

    存储器装置、主机装置和操作存储器装置的方法

    公开(公告)号:CN116072167A

    公开(公告)日:2023-05-05

    申请号:CN202211012386.9

    申请日:2022-08-23

    摘要: 提供了存储器装置、主机装置和操作存储器装置的方法。所述存储器装置包括:数据信号生成器,被配置为将数据信号提供给发送驱动器;发送驱动器,被配置为基于数据信号输出具有第一信号电平至第三信号电平中的任意一个的多电平信号;命令解码器,被配置为从存储器装置的外部接收反馈信号并且对反馈信号进行解码;数据信号控制器,被配置为基于命令解码器的解码结果调整数据信号;和驱动强度控制器,被配置为基于命令解码器的解码结果调整第一信号电平至第三信号电平中的至少一个。

    接收多电平信号的流水线结构接收器和包括其的存储装置

    公开(公告)号:CN115954023A

    公开(公告)日:2023-04-11

    申请号:CN202211198159.X

    申请日:2022-09-29

    IPC分类号: G11C7/10

    摘要: 一种接收多电平信号的接收器,包括采样保持电路、第一模数转换电路和第二模数转换电路、以及数模转换电路。采样保持电路通过对输入数据信号进行采样和保持来生成采样数据信号。第一模数转换电路基于输入数据信号和多个参考电压中的第一选择参考电压产生输出数据的第一位。数模转换电路基于输出数据的第一位从多个参考电压中选择至少一个附加选择参考电压。第二模数转换电路基于采样数据信号和至少一个附加选择参考电压产生输出数据的至少一个附加位。

    半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN115223616A

    公开(公告)日:2022-10-21

    申请号:CN202111620870.5

    申请日:2021-12-28

    IPC分类号: G11C11/4076

    摘要: 公开了半导体存储器装置和包括半导体存储器装置的存储器系统。所述半导体存储器装置包括正交误差校正电路、时钟生成电路和数据输入/输出(I/O)缓冲器。正交误差校正电路通过调节基于数据时钟信号生成的第一时钟信号至第四时钟信号的偏移和占空比误差来执行锁定操作以生成第一校正时钟信号和第二校正时钟信号,并且响应于重新锁定信号执行重新锁定操作以将第二校正时钟信号锁定到第一校正时钟信号。时钟生成电路基于第一校正时钟信号和第二校正时钟信号来生成输出时钟信号和选通信号。数据I/O缓冲器通过基于输出时钟信号对来自存储器单元阵列的数据进行采样来生成数据信号,并且将数据信号和选通信号发送到存储器控制器。