数模集成电路
    61.
    发明公开

    公开(公告)号:CN109547014A

    公开(公告)日:2019-03-29

    申请号:CN201811461496.7

    申请日:2018-12-02

    Inventor: 陆远林

    CPC classification number: H03K19/20 H03K19/0016

    Abstract: 本发明涉及一种数模集成电路,数模集成电路包括:时钟模块,用于产生时钟信号;数字模块,用于根据所述时钟信号进行初始化和部分工作,并产生初始化完成信号、工作完成信号和控制信号;以及启动模块,用于根据所述初始化完成信号、所述工作完成信号、所述控制信号以及复位信号为所述时钟模块提供启动信号,并用于在所述数字模块完成初始化和部分工作前控制所述时钟信号;以及软件单元,用于在所述数字模块完成初始化和部分工作后控制所述时钟信号。其可实现时钟模块的自启动,降低了电路功耗,且提高了应用上的简洁性。

    用于热缓解的电压调整
    62.
    发明公开

    公开(公告)号:CN108780341A

    公开(公告)日:2018-11-09

    申请号:CN201780014386.3

    申请日:2017-02-06

    Abstract: 提供了用于调整电压以用于热缓解的装置和方法。该装置包括:电路;多个开关,其被配置成向该电路提供功率域中的功率;多个热传感器,其被布置在该电路周围的不同位置并被配置成检测这些不同位置处的温度;以及控制电路,其被配置成确定所检测到的温度中在一个位置处的温度超过温度阈值,并且作为响应,调整该多个开关中与这一个位置相邻的一个或多个开关以减少提供给该电路的功率。该方法包括通过多个开关来提供功率域中的功率;检测到一位置处的温度超过温度阈值;以及响应于检测到温度超过温度阈值而调整与该位置相邻的多个开关以减少所提供的功率。

    使用时钟级联互补开关逻辑的集成时钟选通器(ICG)

    公开(公告)号:CN104049713B

    公开(公告)日:2018-10-19

    申请号:CN201410095486.1

    申请日:2014-03-14

    Abstract: 本发明各方面包括具有定时互补电压开关逻辑(CICG)的集成时钟选通器(ICG)电路,其在维持低功耗特征的同时提供高性能。CICG电路提供小的使能设置时间和小的时钟至使能时钟延迟。在使能和禁用模式中均实现时钟功耗的显著减少,但是尤其是在禁用模式中。取决于所接收的时钟信号的电压电平和使能信号是否有效,互补锁存器协力工作来锁存在不同节点处的不同电压电平。反相器从一个节点采用电压电平,对它反相,并输出选通的时钟信号。取决于各种电压电平,选通的时钟信号可以是活跃的或静止的。时间从评估窗口“借来”并添加到设置时间,以提供用于接收使能信号的更大的容许量。

    功率门控查找表电路
    64.
    发明公开

    公开(公告)号:CN108370251A

    公开(公告)日:2018-08-03

    申请号:CN201780004707.1

    申请日:2017-01-11

    CPC classification number: H03K19/17728 H03K19/0016 H03K19/1737 H03K19/1776

    Abstract: 提供了一种具有查找表电路的可编程集成电路。查找表(LUT)电路可使用复用器形成。查找表电路中的复用器可仅使用三态反相电路实现。每个三态反相电路可包含从存储器元件接收静态控制比特的第一组n通道和p通道晶体管以及接收用户信号的真和互补版本的第二组n通道和p通道晶体管。第一组和第二组晶体管可被串联耦合在正电源端子与地电源端子之间。以这种方式实现的LUT复用器不需要在每个三态反相电路的输出端包含单独传送门,并且可表现出最小阈下泄露。

    集成电路及其数据处理方法、解码器、存储器

    公开(公告)号:CN103871458B

    公开(公告)日:2018-05-01

    申请号:CN201310664282.0

    申请日:2013-12-09

    Inventor: 辛建虎

    CPC classification number: H03K19/0175 G11C5/147 H03K19/0016

    Abstract: 提供了一种包括在不同的电压域中被驱动的电路的集成电路及其数据处理方法、解码器、存储器。所述集成电路包括被构造为由具有第一电源电压电平的第一电源电压驱动的逻辑电路,以及被构造为由具有与第一电源电压电平不同的第二电源电压电平的第二电源电压驱动的存储电路。所述存储电路包括被构造为与逻辑电路进行接口连接的电路,该电路被构造为响应于输出信号以第二电源电压电平被供电,并被构造为将从逻辑电路接收的具有第一电源电压电平的信号的电平移位至第二电源电压电平。第一电源电压与第一电压域对应,第二电源电压与第二电源域对应。

    半导体器件
    68.
    发明授权

    公开(公告)号:CN103093813B

    公开(公告)日:2017-05-03

    申请号:CN201210362217.8

    申请日:2012-09-25

    Inventor: 柳济一

    CPC classification number: H03K19/0016 G11C16/06 G11C16/32

    Abstract: 本发明公开了一种半导体器件,所述半导体器件包括:高压发生器,所述高压发生器用于通过升高电源电压来产生高压;传送电路,所述传送电路用于响应于传送信号而将高压传送到内部电路;以及第一放电电路,所述第一放电电路用于在电源电压下降时对高压发生器的输出节点的高压或传送单元的输入节点或输出节点的高压放电。

    时钟信号产生电路
    69.
    发明公开

    公开(公告)号:CN106301291A

    公开(公告)日:2017-01-04

    申请号:CN201510293013.7

    申请日:2015-06-01

    CPC classification number: H03K19/0016 H03K5/1515

    Abstract: 一种时钟信号产生电路,包括:延迟缓冲单元、反相单元、第一延迟线单元和第二延迟线单元;其中:所述第一延迟线单元包括依次串联连接的第一与非门逻辑运算子单元、第一延迟子单元和第一电平转换电路;所述第二延迟线单元包括依次串联连接的第二与非门逻辑运算子单元、第二延迟子单元和第二电平转换电路;所述第一与非门逻辑运算子单元与第二与非门逻辑运算子单元结构相同,第一延迟子单元和第二延迟子单元结构相同,所述第一电平转换电路和第二电平转换电路结构相同。上述的方案可以产生可靠的非重叠时钟信号,并节约能源。

Patent Agency Ranking