-
公开(公告)号:CN109524383A
公开(公告)日:2019-03-26
申请号:CN201811091300.X
申请日:2018-09-18
Applicant: 三星电子株式会社
IPC: H01L23/522 , H01L23/528 , H01L21/768
CPC classification number: H01L29/0649 , H01L23/528 , H01L23/535 , H01L27/10814 , H01L27/10885 , H01L27/10888 , H01L27/10891 , H01L27/10894 , H01L27/10897 , H01L21/76802 , H01L21/76816 , H01L21/76831 , H01L21/76847 , H01L21/76877 , H01L23/5226 , H01L23/5283
Abstract: 一种半导体存储器件包括:衬底,包括有源区;字线,在所述衬底中,并且每个字线沿与衬底的上表面平行的第一方向延伸;位线结构,分别与有源区相连,并且每个位线结构沿与第一方向相交的第二方向延伸;以及间隔物结构,在所述位线结构中的相应位线结构的侧壁上。每个间隔物结构包括第一间隔物、第二间隔物和第三间隔物。第二间隔物设置在第一间隔物和第三间隔物之间,并且包括由第二间隔物的内表面限定的至少一个空隙。所述第二间隔物的高度大于所述至少一个空隙的高度。
-
公开(公告)号:CN109427879A
公开(公告)日:2019-03-05
申请号:CN201811024895.7
申请日:2018-09-04
Applicant: 三星电子株式会社
IPC: H01L29/778 , H01L29/78
Abstract: 提供了包括二维材料的装置,所述装置包括:基底;第一电极,位于基底上;绝缘图案,位于基底上;第二电极,位于绝缘图案的上端上;二维(2D)材料层,位于绝缘图案的侧表面上;栅极绝缘层,覆盖2D材料层;以及栅电极,接触栅极绝缘层。绝缘图案在与基底基本垂直的方向上从第一电极延伸。2D材料层包括与绝缘图案的侧表面基本平行的至少一个原子层的2D材料。
-
公开(公告)号:CN109390340A
公开(公告)日:2019-02-26
申请号:CN201810901544.3
申请日:2018-08-09
Applicant: 三星电子株式会社
IPC: H01L27/108
Abstract: 提供了半导体存储器件。一种半导体存储器件包括在第一沟槽中的隔离层和在隔离层上的第一栅电极部分。该半导体存储器件包括在第二沟槽中的第二栅电极部分。在一些实施方式中,第二栅电极部分在一方向上比第一栅电极部分宽。而且,在一些实施方式中,第二沟槽的上部区域比第二沟槽的下部区域在所述方向上与第一沟槽间隔开更大的距离。还提供了形成半导体存储器件的相关方法。
-
公开(公告)号:CN109285857A
公开(公告)日:2019-01-29
申请号:CN201810691309.8
申请日:2018-06-28
Applicant: 三星电子株式会社
Abstract: 一种半导体装置包括:彼此紧挨着地设置在衬底上的第一存储器部、第一外围电路部和第二外围电路部;以及与所述第一存储器部横向地隔开的第二存储器部,所述第二外围电路部和所述第二存储器部彼此紧挨着地设置在所述衬底上,其中,所述第一存储器部包括多个第一存储单元,每个所述第一存储单元包括单元晶体管和连接到所述单元晶体管的电容器,所述第二存储器部包括多个第二存储单元,每个所述第二存储单元包括彼此串联连接的可变电阻元件和选择元件,其中,所述第二存储单元距离所述衬底比每个所述电容器高。
-
公开(公告)号:CN109256377A
公开(公告)日:2019-01-22
申请号:CN201810769672.7
申请日:2018-07-13
Applicant: 三星电子株式会社
IPC: H01L27/02 , H01L27/108 , H01L45/00
Abstract: 一种半导体器件包括:设置在衬底上的第一存储部分、第一周边电路部分和第二周边电路部分;以及堆叠在第二周边电路部分上的第二存储部分和布线部分,其中第一存储部分包括多个第一存储单元,第一存储单元的每个包括单元晶体管和连接到单元晶体管的电容器,第二存储部分包括多个第二存储单元,第二存储单元的每个包括彼此串联联接的可变电阻元件和选择元件,布线部分包括多个线图案,其中线图案和第二存储单元相对于衬底高于电容器。
-
公开(公告)号:CN108766969A
公开(公告)日:2018-11-06
申请号:CN201810329924.4
申请日:2018-04-13
Applicant: 三星电子株式会社
IPC: H01L27/11563 , H01L27/11568
Abstract: 本发明提供一种制造半导体存储器装置的方法,包含:在半导体衬底上形成位线和位线封盖图案;形成覆盖位线封盖图案的侧壁和位线的侧壁的第一间隔物;形成与第一间隔物的侧壁接触且具有低于第一间隔物的上部末端的顶部表面的接触塞;移除第一间隔物的上部部分;形成封闭至少空隙的入口的第一牺牲层;形成覆盖位线封盖图案的侧壁且具有与第一间隔物的顶部表面接触的底部表面的第二间隔物;以及移除第一牺牲层。位线封盖图案在位线上。接触塞包含暴露于顶部表面上的空隙。
-
公开(公告)号:CN108155173A
公开(公告)日:2018-06-12
申请号:CN201711261582.9
申请日:2017-12-04
Applicant: 三星电子株式会社
IPC: H01L23/50 , H01L27/088
CPC classification number: H01L23/5226 , H01L21/76802 , H01L27/10814 , H01L27/10888 , H01L27/10894 , H01L27/11568 , H01L27/0886 , H01L23/50
Abstract: 一种半导体器件包括基板,该基板包括包含单元有源区域的单元阵列区域。绝缘图案在基板上。绝缘图案包括暴露单元有源区域并且延伸到单元有源区域中的直接接触孔。直接接触导电图案在直接接触孔中并且连接到单元有源区域。位线在绝缘图案上。位线连接到直接接触导电图案并且在垂直于绝缘图案的上表面的方向上延伸。绝缘图案包括包含非金属基电介质材料的第一绝缘图案和在第一绝缘图案上的第二绝缘图案。第二绝缘图案包括具有比第一绝缘图案的介电常数高的介电常数的金属基电介质材料。
-
公开(公告)号:CN103779318B
公开(公告)日:2018-03-27
申请号:CN201310512143.6
申请日:2013-10-25
Applicant: 三星电子株式会社
IPC: H01L23/522 , H01L23/528 , H01L21/768
CPC classification number: H01L29/0649 , H01L21/76831 , H01L21/76897 , H01L27/10855 , H01L27/10876 , H01L27/10888 , H01L29/4236
Abstract: 本公开提供包括凹陷有源区的半导体器件及形成该半导体器件的方法。每个半导体器件可以包括基板,该基板包括有源区,有源区包括第一和第二区域。每个半导体器件可以包括在有源区的第一和第二区域之间的器件隔离层。每个半导体器件可以包括分别由器件隔离层的凹陷部分和有源区的第一区域的凹陷部分限定的接触孔。而且,有源区的第一区域的最上表面可以限定接触孔的最下部分。
-
公开(公告)号:CN107706179A
公开(公告)日:2018-02-16
申请号:CN201710673839.5
申请日:2017-08-07
Applicant: 三星电子株式会社
IPC: H01L27/108
CPC classification number: H01L23/5329 , H01L21/764 , H01L23/5222 , H01L23/5226 , H01L23/5283 , H01L27/10814 , H01L27/10855 , H01L27/2436 , H01L27/2463 , H01L27/10805
Abstract: 本公开提供了半导体存储器件。一种半导体存储器件包括:字线,在半导体基板中在第一方向上延伸;位线结构,在字线之上跨过并在交叉第一方向的第二方向上延伸;以及接触焊盘结构,在平面图中在字线之间且在位线结构之间。间隔物结构在位线结构与接触焊盘结构之间延伸。间隔物结构包括沿着位线结构的侧壁在第二方向上延伸的第一空气间隙以及围绕每个接触焊盘结构并且联接到第一空气间隙的第二空气间隙。
-
公开(公告)号:CN101807575A
公开(公告)日:2010-08-18
申请号:CN200910265299.2
申请日:2009-12-30
Applicant: 三星电子株式会社
IPC: H01L27/105 , H01L23/522 , H01L21/8239 , H01L21/768
CPC classification number: H01L21/76834 , H01L21/76816 , H01L23/485 , H01L27/10855 , H01L27/10888 , H01L27/11 , H01L27/11517 , H01L2924/0002 , H01L2924/00
Abstract: 本发明提供了包括接触塞的半导体器件及相关方法。半导体器件包括半导体层,该半导体层包括第一区域和第二区域;第一接触塞,该第一接触塞布置在半导体层上并且电气地连接至第一区域;第二接触塞,该第二接触塞布置在半导体层上并且电气地连接至第二区域;导电层,该导电层电气地连接至第一接触塞,该导电层具有侧面和底面;以及绝缘层,该绝缘层布置在导电层和第二接触塞之间以便于绝缘导电层和第二接触塞,该绝缘层面对导电层的底面的一部分和侧面。
-
-
-
-
-
-
-
-
-