一种制备超细线条的方法
    32.
    发明公开

    公开(公告)号:CN102509697A

    公开(公告)日:2012-06-20

    申请号:CN201110339762.0

    申请日:2011-11-01

    Applicant: 北京大学

    CPC classification number: B82Y40/00 H01L29/0676

    Abstract: 本发明公开了一种制备超细纳米线条的方法,属于微电子半导体器件晶体管制造的技术领域。该方法将掩膜阻挡氧化及分步氧化工艺相结合来得到悬空超细线条。制备出的悬空超细线条直径可由淀积氮化硅的厚度和两次氧化分别通过时间及温度来精确地控制在20nm,且干法氧化速度较慢,所以对最终细线条的尺寸可以得到精确地控制;同时利用此方法制备超细线条,成本低,可行性高。

    一种以空气为侧墙的围栅硅纳米线晶体管的制备方法

    公开(公告)号:CN102214596A

    公开(公告)日:2011-10-12

    申请号:CN201110139453.9

    申请日:2011-05-26

    Applicant: 北京大学

    CPC classification number: H01L29/66439 B82Y10/00 H01L29/775

    Abstract: 本发明公布了一种以空气为侧墙的围栅硅纳米线晶体管的制备方法。方法包括:隔离并淀积与Si有高刻蚀选择比的材料A;光刻定义Fin条硬掩膜;刻蚀材料A,形成Fin条的硬掩膜;源漏注入;光刻定义沟道区和大源漏区;形成Si Fin条和大源漏;去除材料A硬掩膜;形成纳米线;腐蚀SiO2,形成悬空纳米线;形成栅氧化层;淀积多晶硅;多晶硅注入;杂质激活退火;刻蚀多晶硅;淀积SiN;光刻定义栅线条;刻蚀SiN和多晶硅形成栅线条;将源漏与栅分离,之间区域为空气填充;淀积SiO2,形成空气侧墙;退火致密SiO2层;后续流程完成器件制备。本方法与CMOS工艺流程相兼容,空气侧墙的引入能有效减小器件的寄生电容,提高器件瞬态响应特性,适用于高性能逻辑电路应用。

    基于氧化分凝的埋沟结构硅基围栅晶体管及其制备方法

    公开(公告)号:CN102157556B

    公开(公告)日:2012-12-19

    申请号:CN201110029601.1

    申请日:2011-01-27

    Applicant: 北京大学

    Abstract: 本发明提供了一种埋沟结构硅基围栅晶体管,属于微电子半导体器件领域。该晶体管包括沟道区、栅介质、栅区、源区、漏区和源漏端外延区,其中,沟道区为硅纳米线结构,包括三层,内部是圆柱形的沟道区下层,包裹在其外的两层分别是沟道区和沟道区上层,沟道区上层和沟道区下层掺杂有类型相反的杂质,沟道区上层外覆盖一层栅介质区,栅区位于栅介质的外层。本发明基于氧化分凝技术制备出适合应用在高速电路中的埋沟结构硅基围栅晶体管,避免了围栅器件多晶向带来的迁移率下降和严重的随机电报噪声现象。

Patent Agency Ranking