-
公开(公告)号:CN107785270A
公开(公告)日:2018-03-09
申请号:CN201610786019.2
申请日:2016-08-31
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L21/336 , H01L21/223
Abstract: 本发明提供了一种MOSFET器件氮化方法,包括使用含氮气气体对所述MOSFET器件进行氮化处理,优选所述氮化处理在1200-1500℃,优选1250-1450℃的温度下进行。根据本发明提供的功率器件氮化方法,通过在器件的氧化过程和/或氧化后在高温下采用氮气进行氮化,简化了氮化钝化气体体系,避免栅介质可靠性和击穿电场强度的降低,避免了氮化气体产生的潜在毒性和毒气泄漏风险,简化了尾气处理系统。
-
公开(公告)号:CN107785258A
公开(公告)日:2018-03-09
申请号:CN201610785087.7
申请日:2016-08-31
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L21/331 , H01L29/417
Abstract: 本发明涉及一种4H-SiC P型绝缘栅双极型晶体管的制备方法。该方法通过在发射极P+欧姆接触区域浅注入一层高浓度的铝离子,有利于控制欧姆接触退火后欧姆合金层中铝的组分,从而降低了P型4H-SiC欧姆接触的比接触电阻率,由此解决了4H-SiC P型绝缘栅双极型晶体管发射极P+源区和N+源区同时形成良好的欧姆接触P+源区比接触电阻率高的问题。本发明提供的4H-SiC P型绝缘栅双极型晶体管的制备方法具有广阔的应用前景。
-
公开(公告)号:CN111223755A
公开(公告)日:2020-06-02
申请号:CN201811406017.1
申请日:2018-11-23
Applicant: 株洲中车时代电气股份有限公司
Abstract: 本发明属于半导体工艺技术领域,具体公开了一种电阻芯片的制造方法及光掩膜版。该方法包括步骤:提供半导体衬底;基于预选的刻蚀图案,逐个光刻每一个电阻芯片单元保护层上的掩膜层,以将预选的刻蚀图案逐个地转移至对应的掩膜层;以及基于光刻后的掩膜层对保护层进行刻蚀,以暴露电阻薄层,所暴露的电阻薄层区域具有预选的刻蚀图案,刻蚀图案的尺寸定义电阻芯片单元的实际电阻。本发明能够保障半导体器件电学性能参数的一致性,确保同一生产批次,以及不同生产批次的半导体器件,都能具有相同的电学性能参数。
-
公开(公告)号:CN108074800A
公开(公告)日:2018-05-25
申请号:CN201611021916.0
申请日:2016-11-16
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L21/04 , H01L21/3065 , H01L21/336
Abstract: 本发明涉及碳化硅半导体基材沟槽栅蚀刻方法。该方法包括以下步骤:步骤一:在半导体基材的表面上设置第一掩膜,并且在第一掩膜上形成暴露半导体基材的窗口区;步骤二:通过窗口区对半导体基材进行第一次蚀刻并形成第一沟槽,第一沟槽的底壁通过弧面与侧壁相连,弧面与所述底壁和侧壁相切并且背向底壁延伸;步骤三:除去半导体基材上的第一掩膜,并且在第一沟槽的底壁上形成第二掩膜,相邻的第一沟槽之间为半导体基材的暴露部分;步骤四:在第二掩膜的保护下,进行第二次蚀刻以蚀刻半导体基材的暴露部分并形成第二沟槽,第二沟槽的深度大于第一沟槽的深度,并且第一沟槽的弧面形成为第二沟槽的侧壁的顶部边缘。
-
公开(公告)号:CN107275393A
公开(公告)日:2017-10-20
申请号:CN201610216970.4
申请日:2016-04-08
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L29/24 , H01L29/06 , H01L29/78 , H01L21/336
CPC classification number: H01L29/24 , H01L29/0615 , H01L29/66477 , H01L29/78
Abstract: 本发明涉及一种碳化硅金属-氧化物-半导体场效应晶体管器件,其特征在于,在所述金属-氧化物-半导体场效应晶体管器件的结型场效应晶体管区,沿垂直于沟道并平行于SiO2/SiC界面的方向上交替分布有p型掺杂区域和n型掺杂区域。本发明还涉及其制备方法。
-
公开(公告)号:CN112786680B
公开(公告)日:2022-09-09
申请号:CN201911090164.7
申请日:2019-11-08
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L29/06 , H01L29/417 , H01L29/47 , H01L29/78 , H01L27/06
Abstract: 本发明公开了一种碳化硅MOSFET元胞结构及功率半导体器件,包括:第一导电类型衬底层;位于第一导电类型衬底层上方的第一导电类型漂移区;在第一导电类型漂移区上方依次设置第一导电类型阻挡层、第二导电类型阱区和第一导电类型增强源区,其中第一导电类型阻挡层浓度大于第一导电类型漂移区的浓度;在第一导电类型漂移区表面还设置有源极金属和肖特基金属,并分别形成欧姆接触和肖特基接触;本发明通过在碳化硅MOSFET元胞内集成SBD,使模块封装时无需额外封装SBD,降低了封装成本,减少了键合线的寄生电感。同时通过在MOSFET元胞中第二导电类型阱区与第一导电类型漂移区的PN结附近漂移区侧设置有高浓度的第一导电类型阻挡层,有效的抑制第二导电类型阱区载流子向第一导电类型漂移区的注入,改善了碳化硅双极退化现象,并提高了器件的可靠性。
-
公开(公告)号:CN112786680A
公开(公告)日:2021-05-11
申请号:CN201911090164.7
申请日:2019-11-08
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L29/06 , H01L29/417 , H01L29/47 , H01L29/78 , H01L27/06
Abstract: 本发明公开了一种碳化硅MOSFET元胞结构及功率半导体器件,包括:第一导电类型衬底层;位于第一导电类型衬底层上方的第一导电类型漂移区;在第一导电类型漂移区上方依次设置第一导电类型阻挡层、第二导电类型阱区和第一导电类型增强源区,其中第一导电类型阻挡层浓度大于第一导电类型漂移区的浓度;在第一导电类型漂移区表面还设置有源极金属和肖特基金属,并分别形成欧姆接触和肖特基接触;本发明通过在碳化硅MOSFET元胞内集成SBD,使模块封装时无需额外封装SBD,降低了封装成本,减少了键合线的寄生电感。同时通过在MOSFET元胞中第二导电类型阱区与第一导电类型漂移区的PN结附近漂移区侧设置有高浓度的第一导电类型阻挡层,有效的抑制第二导电类型阱区载流子向第一导电类型漂移区的注入,改善了碳化硅双极退化现象,并提高了器件的可靠性。
-
公开(公告)号:CN112786587A
公开(公告)日:2021-05-11
申请号:CN201911089113.2
申请日:2019-11-08
Applicant: 株洲中车时代电气股份有限公司
IPC: H01L27/07 , H01L23/552 , H01L29/423 , H01L29/47
Abstract: 本发明公开了一种碳化硅MOSFET器件的元胞结构,包括:位于第一导电类型衬底上方的第一导电类型漂移区;在第一导电类型漂移区表面设置主沟槽,并在主沟槽的底部和侧壁设置肖特基金属,在第一导电类型漂移区表面内且于主沟槽周边设置第二导电类型阱区,于阱区表面内设置源区,源区之上设置源极金属,分裂为两部分的栅极绝缘层和栅极设置在源区、阱区及第一导电类型漂移区的靠近主沟槽一侧。本发明通过在碳化硅MOSFET器件的元胞内集成SBD,有效抑制了MOSFET器件体内PIN二极管的开启,改善了双极注入效应,提高了MOSFET器件长期使用的可靠性;同时把肖特基金属和源极金属进行有效设置,使模块封装时无需额外封装SBD,降低了封装成本,减少了杂散电感。
-
-
-
-
-
-
-