-
公开(公告)号:CN119519443A
公开(公告)日:2025-02-25
申请号:CN202411653422.9
申请日:2024-11-19
Applicant: 重庆邮电大学
IPC: H02M7/00 , H01R25/14 , H02M1/00 , H02M1/32 , H01L23/48 , H01L23/498 , H01L23/52 , H01L23/538 , H01L25/07 , H10D80/20
Abstract: 本发明属于功率模块封装技术领域,具体涉及一种半导体功率模块封装结构,包括绝缘基板、金属铜层、功率端子、信号端子和功率芯片;所述金属铜层设置在所述绝缘基板表面,所述功率端子、信号端子、功率芯片均设置在所述绝缘基板上且与所述金属铜层电连接。本发明在功率回路中,采用连接铜夹的方式来代替传统键合线的方式可提高模块在高温工作下的热力可靠性;采用上桥芯片连接铜夹将上桥中功率芯片的源极与交流端子母排进行电连接方式;采用下桥芯片连接铜夹将功率芯片与直流负极端子母排直接电连接的方式,解决了半导体功率模块的寄生参数过高引起的电压过高以及高温工作下的热力可靠性问题。
-
公开(公告)号:CN118677218B
公开(公告)日:2025-01-24
申请号:CN202410721980.8
申请日:2024-06-05
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种用于GaN半桥驱动芯片的高抗噪、低延时电平移位电路,属于集成电路中电源管理技术领域。该电路通过额外增加一条浮动电源轨VDDH到地的通路,去模拟电平移位电路中浮动电源轨电压突变时,带来的噪声的影响。该方案理论上可以实现非常好的抗噪能力,只增加了六个PMOS管,一个NLDMOS,一个反向器,结构简单。
-
公开(公告)号:CN118886465A
公开(公告)日:2024-11-01
申请号:CN202410997080.6
申请日:2024-07-24
Applicant: 重庆邮电大学
IPC: G06N3/063 , G06N3/0442
Abstract: 本发明涉及一种基于分布式计算脉动阵列的轻量化LSTM硬件加速器及加速方法,属于循环神经网络加速器领域。该加速器包括控制模块、重构模块、激活模块和多个脉动阵列,控制模块负责全局调配,尤其是实现在脉动阵列中将权重数据与输入数据耦合相乘;重构模块通过将输入的单个数据缓存并维度重构,使其符合脉动阵列的输入维度;脉动阵列负责实现4个门和全连接层的运算,其中通过脉动的方式传递并计算数据,以减少计算单元的空置率并提高计算效率;本发明在对LSTM网络进行训练时,采用分层分模块轻量化重训练,在使权重参数规模减少的同时保持准确率,本发明提出的LSTM加速器相对于通用处理器具有高能效、高算力的特点。
-
公开(公告)号:CN118677218A
公开(公告)日:2024-09-20
申请号:CN202410721980.8
申请日:2024-06-05
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种用于GaN半桥驱动芯片的高抗噪、低延时电平移位电路,属于集成电路中电源管理技术领域。该电路通过额外增加一条浮动电源轨VDDH到地的通路,去模拟电平移位电路中浮动电源轨电压突变时,带来的噪声的影响。该方案理论上可以实现非常好的抗噪能力,只增加了六个PMOS管,一个NLDMOS,一个反向器,结构简单。
-
公开(公告)号:CN117691993A
公开(公告)日:2024-03-12
申请号:CN202311776358.9
申请日:2023-12-21
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种频率和幅度同步自适应的压控振荡器电路及调节方法,属于射频集成电路设计领域。该电路包括鉴频鉴相器、电荷泵、压控振荡器、环路滤波器、分频器、计数单元、比较单元和数字状态机。鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器依次连接,分频器输出端与鉴频鉴相器输入端连接,环路滤波器输出端与压控振荡器输入端之间设有开关T2;比较单元输入端通过开关T1与环路滤波器输出端连接,比较单元输出端与数字状态机输入端连接;计数单元输入端分别接入参考频率和分频器输出的反馈频率,计数单元输出端通过开关T3与数字状态机输入端连接;数字状态机输出端与压控振荡器输入端连接,同时控制压控振荡器电容阵列和电流阵列。
-
公开(公告)号:CN112003588B
公开(公告)日:2023-11-17
申请号:CN202010877607.3
申请日:2020-08-27
Applicant: 重庆邮电大学
IPC: H03H21/00
Abstract: 本发明公开了基于多态可变步长归一化均方的自适应信号滤波方法,涉及数字信号处理技术领域,解决现有自适应滤波方法在信号降噪过程中难以持续的快速收敛,其工作效率低、稳定性差的问题,其技术方案要点是:第一阶段,计算滤波器系数W(n)与最佳滤波器系数H(n)之间的稳态MSD,设定步长因子μ1、μ2,并根据μ1、μ2分别计算出初始态的稳态MSD1、最终态的稳态MSD2;第二阶段,在初始态MSD1与最终态MSD2之间添加多个暂态MSDPi,根据MSD1与MSD2的倍数因子来调节暂态MSDPi,并得到暂态步长因子μpi,μ2<μpi<μ1:第三阶段,以步长因子μ2获得低的稳态,μ2<μpi。定义为MVSS‑NLMS,可以持续的快速收敛,能弥补现有自适应滤波方法在第二阶段收敛速度慢的不足。
-
公开(公告)号:CN116912350A
公开(公告)日:2023-10-20
申请号:CN202310938228.4
申请日:2023-07-27
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种无编码器CUP‑VISAR系统及条纹数据重构方法,属于计算成像领域。本发明将积分相机所获得的信息进行分离,一方面,提取出其采集信息中的散斑噪声,作为条纹相机采集图像的重构掩码,利用算法重构出条纹数据;另一方面,提取出的无噪声混叠条纹信息,对重构数据的噪声进行约束,提高重构质量。该方法无需传统CUP‑VISAR系统光路中的光学编码元件,是利用积分相机中蕴含的噪声信息来进行重构,从而简化了系统光路;同时利用积分相机中的无噪声混叠条纹信息对噪声进行了抑制并增加了采样率,从而提高了重构质量。本发明通过积分相机所获得的信息的挖掘和利用,提高了系统采样率,并抑制了噪声,改善条纹数据的重构效果。
-
公开(公告)号:CN116401193A
公开(公告)日:2023-07-07
申请号:CN202211455846.5
申请日:2022-11-21
Applicant: 重庆邮电大学
IPC: G06F13/42
Abstract: 本发明涉及一种基于CSI‑2协议的MIPI接口接收端协议层实现方法,属于数据传输领域。本发明中,接收端组包模块在进行拆分重组运算时,不在FIFO中进行数据的重新排列,而是通过FIFO进行跨时钟域处理,通过延迟的读时钟周期在移位寄存器中进行数据拆分重组,在FIFO中写入底层协议层传出以字节为单位的数据;通过FIFO读取出N个字节数据;通过延迟的读时钟周期在移位寄存器中对N个字节数据进行重组编码运算,通过乒乓操作输出RAW格式数据。将发送端多通道传输数据给接收端时,接收端不进行通道合并,而是将多个通道的数据进行单独处理,降低了设计难度和工艺要求。
-
公开(公告)号:CN116306848A
公开(公告)日:2023-06-23
申请号:CN202310254490.7
申请日:2023-03-16
Applicant: 重庆邮电大学
IPC: G06N3/063 , G06N3/0464
Abstract: 本发明涉及一种基于FPGA可配置、易提升并行度的卷积神经网络加速方法,属于深度学习领域,包括以下步骤:S1:在ARM端将数据进行重排,存入外部存储DDR;S2:FPGA接受到ARM发出的开始计算指令之后,FPGA通过突发传输方式读取DDR中的数据并放入片上Buffer中;S3:当Buffer中数据准备好后,FPGA中的卷积计算模块开始获取数据并进行计算;S4:FPGA的STORE模块激活、量化以及将输出数据返回到DDR中以供下一次卷积使用。
-
公开(公告)号:CN113488525B
公开(公告)日:2023-05-26
申请号:CN202110745217.5
申请日:2021-07-01
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种具有电荷积累效应的超结EA‑SJ‑FINFET器件,属于半导体技术领域。该器件由控制区和LDMOS导电区组成,控制区由源栅隔离氧化层、控制区的P‑body、控制区的P型外包区、控制区的漏极N‑buffer区、漏极P+区组成,LDMOS导电区由源极金属Al、源极P+区、源极N+区、P‑body、漂移区、漏极N‑buffer区、漏极N+区组成。本发明器件在传统FINFET器件的结构上,通过使用电荷积累效应和超结技术,提高了器件的击穿电压和跨导最大值,大幅降低了器件的比导通电阻,最终提高了器件的Baliga优值FOM,并打破了硅极限。
-
-
-
-
-
-
-
-
-