-
公开(公告)号:CN117749169A
公开(公告)日:2024-03-22
申请号:CN202311581288.1
申请日:2023-11-24
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种基于Sigma‑delta调制器的高精度高性能小数分频锁相环电路,属于射频集成电路设计领域。该电路包括鉴频鉴相器、电荷泵、压控振荡器、滤波器、小数分频器和Sigma‑delta调制器。其中Sigma‑delta调制器输出信号至小数分频器实现小数分频。Sigma‑delta调制器为由四个一阶的Sigma‑delta调制器通过级联的方式构成,以实现提高调制器信噪比、降低输出周期性并抑制小数杂散输出;该调制器采用包括累加器、加法器和由D触发器构成的延时器在内的数字电路形式实现电路。在级联结构中,每一级调制器的位加法器和累加器进行拆分得到四个低位加法器进行并行计算,以提高调制器速率。
-
公开(公告)号:CN118138040A
公开(公告)日:2024-06-04
申请号:CN202410134646.2
申请日:2024-01-30
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种高速无盲区的非线性鉴频鉴相器电路,属于模拟集成电路设计领域。该电路包括:主鉴频鉴相电路,其输入信号包括参考信号和反馈信号,用于对参考信号和反馈信号进行鉴频鉴相;复位控制电路,其输入信号包括参考信号、反馈信号和主鉴频鉴相电路的输出信号,复位控制电路输出复位信号用于控制主鉴频鉴相电路进行复位,使主鉴频鉴相电路产生线形和非线性增益,从而避免盲区问题;以及输出调整电路,其输入信号为主鉴频鉴相电路的输出信号,用于调整主鉴频鉴相电路的输出信号。本发明采用预处理的方式进行提前复位解决了鉴频鉴相器的盲区问题,可提供非线性的增益,加快锁相环的锁定;同时使电荷泵不会同时充放电,减小电荷泵无用功耗。
-
公开(公告)号:CN119834798A
公开(公告)日:2025-04-15
申请号:CN202411889439.4
申请日:2024-12-20
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种基于DTC和边沿时域补偿算法的小数分频全数字锁相环,属于射频集成电路设计领域。整体电路结构包含时间数字转换器TDC、数字环路滤波器DLF、数控振荡器DCO、可编程分频器MMD、Sigma‑delta调制器、数字时间转换器DTC。小数分频功能由可编程分频器MMD、Sigma‑delta调制器结合数字时间转换器DTC实现,主要采用时域补偿方法设计量化噪声优化电路,通过结合DTC实现低小数杂散效果,然后将小数分频的信号输出整合在锁相环当中。在锁相环里通过Sigma‑delta调制器输出信号与分频信号进行整合,然后DTC根据Sigma‑delta调制器输出信号进行时域补偿,再传输到TDC与参考信号进行相位比较来控制DCO的频率输出,实现低小数杂散的高性能全数字锁相环电路。
-
公开(公告)号:CN117691993A
公开(公告)日:2024-03-12
申请号:CN202311776358.9
申请日:2023-12-21
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种频率和幅度同步自适应的压控振荡器电路及调节方法,属于射频集成电路设计领域。该电路包括鉴频鉴相器、电荷泵、压控振荡器、环路滤波器、分频器、计数单元、比较单元和数字状态机。鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器依次连接,分频器输出端与鉴频鉴相器输入端连接,环路滤波器输出端与压控振荡器输入端之间设有开关T2;比较单元输入端通过开关T1与环路滤波器输出端连接,比较单元输出端与数字状态机输入端连接;计数单元输入端分别接入参考频率和分频器输出的反馈频率,计数单元输出端通过开关T3与数字状态机输入端连接;数字状态机输出端与压控振荡器输入端连接,同时控制压控振荡器电容阵列和电流阵列。
-
-
-