-
公开(公告)号:CN116401193A
公开(公告)日:2023-07-07
申请号:CN202211455846.5
申请日:2022-11-21
Applicant: 重庆邮电大学
IPC: G06F13/42
Abstract: 本发明涉及一种基于CSI‑2协议的MIPI接口接收端协议层实现方法,属于数据传输领域。本发明中,接收端组包模块在进行拆分重组运算时,不在FIFO中进行数据的重新排列,而是通过FIFO进行跨时钟域处理,通过延迟的读时钟周期在移位寄存器中进行数据拆分重组,在FIFO中写入底层协议层传出以字节为单位的数据;通过FIFO读取出N个字节数据;通过延迟的读时钟周期在移位寄存器中对N个字节数据进行重组编码运算,通过乒乓操作输出RAW格式数据。将发送端多通道传输数据给接收端时,接收端不进行通道合并,而是将多个通道的数据进行单独处理,降低了设计难度和工艺要求。
-
公开(公告)号:CN112953934B
公开(公告)日:2022-07-08
申请号:CN202110184365.4
申请日:2021-02-08
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种DAB低延迟实时语音广播的方法,属于数字信号广播技术领域,包括步骤:S1:采集音频;S2:采用码率为9.6kbps,带宽为NB、WB或SWB模式的EVS进行编码,将每个EVS帧封装进1个DAB的FIB中;S3:采用DAB模式III合成DAB传输帧,并将连续6个包含EVS帧的FIB按照一定规则分配在5个DAB传输帧内进行发射;S4:接收DAB帧,并采用EVS解码,播放音频。还涉及一种DAB低延迟实时语音广播系统。本发明免去了通过DAB主业务信道传输音频存在的时间交织延迟并大幅缩短了编解码时间,实际系统的整体延迟不超过100ms,低于人耳可感延迟,从而实现基于DAB的低延迟的实时语音广播。
-
公开(公告)号:CN116112009A
公开(公告)日:2023-05-12
申请号:CN202211603045.9
申请日:2022-12-13
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种基于Sigma‑delta调制器的小数分频锁相环电路,属于电子电路领域。锁相环的整体电路结构包括时钟分频器、鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和Sigma‑delta调制器。采用基于MASH结构的优化设计,Sigma‑Delta调制器级联实现高阶结构,然后将小数分频的信号输出整合在锁相环当中。通过本发明优化设计的Sigma‑Delta调制器在提高小数分频精度的同时,提高了调制器的信噪比。在锁相环里通过Sigma‑delta调制器输出信号与分频信号进行整合,再传输到PFD与参考信号进行相位比较来控制VCO的频率输出,完成相位噪声良好的高精度高性能锁相环电路。
-
公开(公告)号:CN113517865B
公开(公告)日:2022-11-22
申请号:CN202110427459.X
申请日:2021-04-20
Applicant: 重庆邮电大学
Abstract: 本发明公开了一种基于记忆多项式的功放模型及其硬件实现方法,其中,方法包括:将记忆多项式复基带模型拆分成公式和公式两个公式分别通过LUT模块和卷积模块实现;将信号x(n)输入卷积模块;将信号x(n)输入LUT模块进行联合寻址,寻找到LUT模块存储的与该输入信号相应的查找表内容,即信号x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K;LUT模块将信号x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K并行输出至卷积模块;通过卷积模块将信号x(n),x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K与外部输入的复增益系数Akq进行卷积运算,得到输出信号y(n)。与现有技术相比,本发明能够消耗更少的硬件乘法器,硬件设计更为简单,不需要过多的地址控制逻辑与时序控制逻辑,运算周期更短,提高了预失真系统的频率。
-
公开(公告)号:CN113517865A
公开(公告)日:2021-10-19
申请号:CN202110427459.X
申请日:2021-04-20
Applicant: 重庆邮电大学
Abstract: 本发明公开了一种基于记忆多项式的功放模型及其硬件实现方法,其中,方法包括:将记忆多项式复基带模型拆分成公式和公式两个公式分别通过LUT模块和卷积模块实现;将信号x(n)输入卷积模块;将信号x(n)输入LUT模块进行联合寻址,寻找到LUT模块存储的与该输入信号相应的查找表内容,即信号x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K;LUT模块将信号x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K并行输出至卷积模块;通过卷积模块将信号x(n),x(n)|x(n)|2,x(n)|x(n)|4…x(n)|x(n)|2K与外部输入的复增益系数Akq进行卷积运算,得到输出信号y(n)。与现有技术相比,本发明能够消耗更少的硬件乘法器,硬件设计更为简单,不需要过多的地址控制逻辑与时序控制逻辑,运算周期更短,提高了预失真系统的频率。
-
公开(公告)号:CN112953934A
公开(公告)日:2021-06-11
申请号:CN202110184365.4
申请日:2021-02-08
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种DAB低延迟实时语音广播的方法,属于数字信号广播技术领域,包括步骤:S1:采集音频;S2:采用码率为9.6kbps,带宽为NB、WB或SWB模式的EVS进行编码,将每个EVS帧封装进1个DAB的FIB中;S3:采用DAB模式III合成DAB传输帧,并将连续6个包含EVS帧的FIB按照一定规则分配在5个DAB传输帧内进行发射;S4:接收DAB帧,并采用EVS解码,播放音频。还涉及一种DAB低延迟实时语音广播系统。本发明免去了通过DAB主业务信道传输音频存在的时间交织延迟并大幅缩短了编解码时间,实际系统的整体延迟不超过100ms,低于人耳可感延迟,从而实现基于DAB的低延迟的实时语音广播。
-
-
-
-
-