-
公开(公告)号:CN116401193A
公开(公告)日:2023-07-07
申请号:CN202211455846.5
申请日:2022-11-21
Applicant: 重庆邮电大学
IPC: G06F13/42
Abstract: 本发明涉及一种基于CSI‑2协议的MIPI接口接收端协议层实现方法,属于数据传输领域。本发明中,接收端组包模块在进行拆分重组运算时,不在FIFO中进行数据的重新排列,而是通过FIFO进行跨时钟域处理,通过延迟的读时钟周期在移位寄存器中进行数据拆分重组,在FIFO中写入底层协议层传出以字节为单位的数据;通过FIFO读取出N个字节数据;通过延迟的读时钟周期在移位寄存器中对N个字节数据进行重组编码运算,通过乒乓操作输出RAW格式数据。将发送端多通道传输数据给接收端时,接收端不进行通道合并,而是将多个通道的数据进行单独处理,降低了设计难度和工艺要求。
-
公开(公告)号:CN116112009A
公开(公告)日:2023-05-12
申请号:CN202211603045.9
申请日:2022-12-13
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种基于Sigma‑delta调制器的小数分频锁相环电路,属于电子电路领域。锁相环的整体电路结构包括时钟分频器、鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和Sigma‑delta调制器。采用基于MASH结构的优化设计,Sigma‑Delta调制器级联实现高阶结构,然后将小数分频的信号输出整合在锁相环当中。通过本发明优化设计的Sigma‑Delta调制器在提高小数分频精度的同时,提高了调制器的信噪比。在锁相环里通过Sigma‑delta调制器输出信号与分频信号进行整合,再传输到PFD与参考信号进行相位比较来控制VCO的频率输出,完成相位噪声良好的高精度高性能锁相环电路。
-