-
公开(公告)号:CN109580305B
公开(公告)日:2021-06-18
申请号:CN201811509557.2
申请日:2018-12-11
Applicant: 上海精密计量测试研究所 , 上海航天信息研究所
IPC: G01N1/28
Abstract: 一种横向元器件制样研磨的方法,该方法步骤如下:步骤一、根据元器件的高度首先确定样品高度,并在制样前于模具内侧标记第一高度,以及第二高度,确保元器件位于样品高度上的中心;步骤二、按要求配置环氧树脂,并将环氧树脂加至模具内的第一高度处;步骤三、待环氧树脂固化后,将元器件横向置于其表面的正中心处;步骤四、再次将环氧树脂加至第二高度,此时元器件位于样品高度上的中心;步骤五、固化后完成制样,新方法与传统制样方法相比,样品体积会有效减小;步骤六、粗磨;步骤七、精磨:使用细砂纸进行精磨,直至形貌达到最佳观测效果;步骤八、抛光:用抛光液及相匹配的抛光布抛光,直至形貌达到最佳观测效果。
-
公开(公告)号:CN109580305A
公开(公告)日:2019-04-05
申请号:CN201811509557.2
申请日:2018-12-11
Applicant: 上海精密计量测试研究所 , 上海航天信息研究所
IPC: G01N1/28
Abstract: 一种横向元器件制样研磨的方法,该方法步骤如下:步骤一、根据元器件的高度首先确定样品高度,并在制样前于模具内侧标记第一高度,以及第二高度,确保元器件位于样品高度上的中心;步骤二、按要求配置环氧树脂,并将环氧树脂加至模具内的第一高度处;步骤三、待环氧树脂固化后,将元器件横向置于其表面的正中心处;步骤四、再次将环氧树脂加至第二高度,此时元器件位于样品高度上的中心;步骤五、固化后完成制样,新方法与传统制样方法相比,样品体积会有效减小;步骤六、粗磨;步骤七、精磨:使用细砂纸进行精磨,直至形貌达到最佳观测效果;步骤八、抛光:用抛光液及相匹配的抛光布抛光,直至形貌达到最佳观测效果。
-
公开(公告)号:CN114408309A
公开(公告)日:2022-04-29
申请号:CN202111536195.8
申请日:2021-12-14
Applicant: 上海精密计量测试研究所
Abstract: 本发明提供了一种带交联乙烯‑四氟乙烯导线的组件的防腐蚀包装方法,其特征在于,其包括以下步骤:S1、导线前处理:包括将剪好的导线放入烘箱中进行热处理;S2、导线组件包装:包括将热处理过的导线组装成导线组件后进行单元包装,所述单元包装采用自封袋打孔包装或者真空干燥包装。本发明通过对X‑ETFE导线进行前处理将氟元素提前释放,并通过采用自封袋打孔的包装方法,使得包装内含氟物质通过打孔向外散发,从而降低电连接器金属零件的腐蚀速率;或者采用真空干燥包装方法,除去空气中的水气,以有利于延长贮存时间,有效解决了腐蚀的问题。
-
公开(公告)号:CN111474465A
公开(公告)日:2020-07-31
申请号:CN202010341888.0
申请日:2020-04-27
Applicant: 上海精密计量测试研究所
IPC: G01R31/311 , G01R1/04
Abstract: 本发明涉及用于EMMI分析的扁平封装半导体器件夹具及分析方法,夹具包括PCB基板、排针、底座、底座插针、簧片阵列、压杆和杆套;底座设置在PCB基板上;底座上设有两列所述簧片阵列;杆套设置在PCB基板上,压杆与杆套连接;待分析扁平封装半导体器件置于底座上,器件两侧的两管脚阵列分别与两列簧片阵列对接,压杆一端部紧压在器件的边框上,使器件管脚阵列与簧片阵列压紧连接;PCB基板上排布有微带引线,簧片阵列通过底座插针与微带引线连接,微带引线与排针连接。本发明的用于EMMI分析的扁平封装半导体器件夹具及分析方法,既能保证扁平封装半导体器件管脚与夹具良好连接,又能使扁平封装半导体器件的芯片充分暴露。
-
公开(公告)号:CN111999626A
公开(公告)日:2020-11-27
申请号:CN202010764233.4
申请日:2020-08-02
Applicant: 上海精密计量测试研究所
IPC: G01R31/26
Abstract: 本发明提供一种可配置的半导体器件I-V特性测试装置及其测试方法,由PCB基板、电源端口、悬空端口、接地端口、第一夹具、第二夹具、单刀三掷开关组和单刀双掷开关组组成;电源端口、悬空端口和接地端口通过PCB基板引出,所述电源端口连接图示仪的电源端;接地端口连接图示仪的接地端;第一夹具和第二夹具分别用于安装失效器件和正常器件。本发明采用通用的双列直插夹具,可以较为简单地实现双列直插封装的半导体器件I-V特性测试,同样能够针对可转换为双列直插的其它形式封装半导体器件的I-V特性进行测试;通过单刀三掷开关切换选择需要进行I-V特性测试的管脚,通过双掷开关组实现失效器件和正常器件的I-V特性曲线快速对比。
-
公开(公告)号:CN111273164A
公开(公告)日:2020-06-12
申请号:CN202010165155.6
申请日:2020-03-11
Applicant: 上海精密计量测试研究所
IPC: G01R31/311 , G01R31/28
Abstract: 本发明公开了一种电压调整器动态EMMI分析系统及分析方法,包括:EMMI平台、PCB基板、外部电源、信号发生器、V-I源。PCB基板置于EMMI平台上,PCB基板上通过插针安装有夹具一和夹具二,PCB基板包括信号端、电源端、公共地、负载端4个端口,4个端口分别与信号发生器、外部电源、系统地、V-I源相连,夹具一和夹具二分别用以安装失效电压调器和正常电压调整器。通过包含外部电源、信号发生器、V-I源在内的动态EMMI分析系统,能够使电压调整器内部器件进入工作状态,从而有效激发能够被微光显微镜获所取的缺陷。将失效电压调整器和正常电压调整器进行相同方式的加电,并且通过开关进行统一切换,能够快速实现动态EMMI图像的对比。
-
公开(公告)号:CN114408309B
公开(公告)日:2023-08-25
申请号:CN202111536195.8
申请日:2021-12-14
Applicant: 上海精密计量测试研究所
Abstract: 本发明提供了一种带交联乙烯‑四氟乙烯导线的组件的防腐蚀包装方法,其特征在于,其包括以下步骤:S1、导线前处理:包括将剪好的导线放入烘箱中进行热处理;S2、导线组件包装:包括将热处理过的导线组装成导线组件后进行单元包装,所述单元包装采用自封袋打孔包装或者真空干燥包装。本发明通过对X‑ETFE导线进行前处理将氟元素提前释放,并通过采用自封袋打孔的包装方法,使得包装内含氟物质通过打孔向外散发,从而降低电连接器金属零件的腐蚀速率;或者采用真空干燥包装方法,除去空气中的水气,以有利于延长贮存时间,有效解决了腐蚀的问题。
-
公开(公告)号:CN111579956B
公开(公告)日:2022-09-20
申请号:CN202010267509.8
申请日:2020-04-08
Applicant: 上海精密计量测试研究所
Abstract: 本发明涉及可调节表贴封装半导体器件夹具及测试方法,夹具包括第一PCB基板、第二PCB基板、可调节连接组件、底座、簧片、底座插针、插针和弹力带;第一PCB基板和第二PCB基板上均排布有微带线;第一PCB基板和所述第二PCB基板上各设置一底座;两底座上均设有簧片,簧片通过底座插针与微带线连接,微带线与插针连接;第一PCB基板通过所述可调节连接组件与第二PCB基板连接,调节可调节连接组件改变第一PCB基板与第二PCB基板之间的相对位置,从而改变两底座之间的相对位置;待测表贴封装半导体器件两侧的管脚分别与两底座上的簧片接触,并通过弹力带将待测表贴封装半导体器件绑定在两底座上,使管脚与簧片紧压。
-
公开(公告)号:CN111579956A
公开(公告)日:2020-08-25
申请号:CN202010267509.8
申请日:2020-04-08
Applicant: 上海精密计量测试研究所
Abstract: 本发明涉及可调节表贴封装半导体器件夹具及测试方法,夹具包括第一PCB基板、第二PCB基板、可调节连接组件、底座、簧片、底座插针、插针和弹力带;第一PCB基板和第二PCB基板上均排布有微带线;第一PCB基板和所述第二PCB基板上各设置一底座;两底座上均设有簧片,簧片通过底座插针与微带线连接,微带线与插针连接;第一PCB基板通过所述可调节连接组件与第二PCB基板连接,调节可调节连接组件改变第一PCB基板与第二PCB基板之间的相对位置,从而改变两底座之间的相对位置;待测表贴封装半导体器件两侧的管脚分别与两底座上的簧片接触,并通过弹力带将待测表贴封装半导体器件绑定在两底座上,使管脚与簧片紧压。
-
公开(公告)号:CN111392250A
公开(公告)日:2020-07-10
申请号:CN202010207806.3
申请日:2020-03-23
Applicant: 上海精密计量测试研究所
Abstract: 本发明实施例提供了一种模块化危险化学品存储装置,其特征在于,包括至少两个存储盒,每两个存储盒之间通过连接件拼接成整体;其中,存储盒为长方体或正方体,由底板以及四个侧板围绕形成的放置腔(3),放置腔(3)的上盖开设有孔,形成放置槽(2),所述放置槽(2)的个数根据使用环境确定。
-
-
-
-
-
-
-
-
-