-
公开(公告)号:CN102820055A
公开(公告)日:2012-12-12
申请号:CN201110151738.4
申请日:2011-06-07
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 一种读电压/读电流可切换的相变存储器的数据读出电路,包括:箔位电压产生电路;预充电电路;箔位电路,具有产生箔位电流的第一工作模式和产生预放大电压的第二工作模式;读模式切换电路,在读模式选择信号控制下选择读电流模式或读电压模式;电流电压转换电路,读电流模式下,将箔位电流和参考电流进行运算,转换为互补的两路电压;比较放大电路,将选择的两路电压进行比较,输出读出结果;在读电流模式下,两路电压为电流电压转换电路转换后形成的两路电压;在读电压模式下,两路电压为预放大电压和读电压模式下的参考电压。相比于现有技术,本发明数据读出电路实现了读电压/读电流的切换,可以针对不同的负载条件选择与其相匹配的读模式。
-
公开(公告)号:CN113948136B
公开(公告)日:2025-05-09
申请号:CN202111191017.6
申请日:2021-10-13
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新氦类脑智能科技有限公司
IPC: G11C11/56
Abstract: 本发明涉及一种差分相变存储单元结构、相变存储器及驱动方法。其中,差分相变存储单元结构的第一选通器件的栅端、第二选通器件的栅端和第三选通器件的栅端连接在一起作为差分相变存储单元结构的字线,第一选通器件的源端和第二选通器件的源端均接地,第三选通器件的漏极或源极、第一选通器件的漏极、以及第一相变电阻的第一端连接在一起,第三选通器件的源极或漏极、第二选通器件的漏极以及第二相变电阻的第一端连接在一起;第一相变电阻的第二端连接第一位线,第二相变电阻的第二端连接第二位线。本发明可以在无需外加参考电阻的条件下以较小的阵列面积实现高速驱动的存储器性能。
-
公开(公告)号:CN114024434B
公开(公告)日:2024-07-23
申请号:CN202111190984.0
申请日:2021-10-13
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明涉及一种用于电源管理芯片的软启动及漏电防护电路,包括:功率管,其源极和漏极到阱区之间分别寄生了第一二极管和第二二极管,其源极或漏极作为输入节点,漏极或源极作为输出节点;第一开关管,其衬底与功率管的衬底相连,源极或漏极与输入节点相连,漏极或源极与功率管的衬底相连;第二开关管,其衬底与功率管的衬底相连,源极或漏极与输出节点相连,漏极或源极与功率管的衬底相连;通过电压比较电路、低电压检测锁定输出电路、软启动电路、衬底控制电路和栅极驱动电路相互配合控制功率管的状态实现软启动和漏电防护。
-
公开(公告)号:CN118280413A
公开(公告)日:2024-07-02
申请号:CN202211743369.2
申请日:2022-12-30
Applicant: 华为技术有限公司 , 中国科学院上海微系统与信息技术研究所
Abstract: 本申请提供了一种存储器及电子设备。其中,存储器包括:第一存储单元、第一电流提供电路和第一信号产生电路,其中:第一信号产生电路的输出端与第一存储单元的第一端连接,第一存储单元的第二端接地,第一信号产生电路用于向第一存储单元施加第一操作电压;第一电流提供电路的第一端与第一存储单元的第一端连接,第一电流提供电路的第二端接地,第一电流提供电路用于在第一信号产生电路向第一存储单元施加第一操作电压时,使第一操作电流流经第一电流提供电路。本申请能够降低存储器的电阻漂移系数,从而提高存储器的存储精度和存储可靠性。
-
公开(公告)号:CN113162607B
公开(公告)日:2024-03-12
申请号:CN202110355256.4
申请日:2021-04-01
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新氦类脑智能科技有限公司
Abstract: 本发明涉及一种实现sigmoid激活函数的电路,包括:二极管电路,包括第一二极管、第二二极管和第三二极管;所述二极管电路配置成所述第一二极管与所述第二二极管电流之和为所述第三二极管电流的形式;电流传输电路,用于为所述二极管电路的输入端提供电流;输入电流‑电压转换电路,用于将所述二极管电路的输入端的电流转换为输入电压,将所述二极管电路的输出端的电流转换为输出电压;电压除法电路,用于输出所述输入电压和输出电压的比值。本发明能够用硬件电路实现神经网络中的sigmoid激活函数。
-
公开(公告)号:CN116798463A
公开(公告)日:2023-09-22
申请号:CN202210253442.1
申请日:2022-03-15
Applicant: 华为技术有限公司 , 中国科学院上海微系统与信息技术研究所
Abstract: 本申请提供了一种存储器、数据销毁方法和电子设备。所述存储器中有多个存储单元,每个存储单元是由两个电极和开关层构成。开关层是由Te、Se等单质、硫系化合物等材料中的至少一种组成。两个电极叠加在开关层上,让两个电极分别与开关层之间呈现出肖特基势垒特性。当两个电极通入电压,且电压超过势垒高度的电压时,两个电极之间的通路导通。当两个电极停止通入电压时,由于开关层的材料具有弛豫效应,使得两个电极之间的电压逐渐降低,在两个电极之间的电压降低到低于势垒高度的电压时,两个电极之间的通路断开。如果存储单元储存数据后,随着时间的推移,过了弛豫时间后,存储单元中存储的数据消除,实现存储单元中存储的数据自动销毁的效果。
-
公开(公告)号:CN116775264A
公开(公告)日:2023-09-19
申请号:CN202210242874.2
申请日:2022-03-11
Applicant: 华为技术有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: G06F9/50
Abstract: 一种进程管理方法和电子设备。在该方法中,能在系统运行过程中实时将易失性内存中的进程数据迁移到非易失性内存。实施本申请提供的技术方案,在系统休眠时不需要打包备份内存中的数据,在系统唤醒或重启时也不需要解析重构数据,能快速休眠和唤醒系统。且即使面对意外掉电等情况而重启,也可以避免内存中的关键数据丢失,同样能提升系统唤醒或重启的速度。
-
公开(公告)号:CN115631776A
公开(公告)日:2023-01-20
申请号:CN202211143725.7
申请日:2022-09-20
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/4097 , G11C11/4094 , G11C11/405
Abstract: 本发明涉及一种相变存储器单元结构、相变存储器阵列及驱动方法,其中,相变存储器单元结构包括第一相变器件、第二相变器件、第一选通器件、第二选通器件和第三选通器件;第一相变器件的第一端连接第一位线,第二相变器件的第一端连接第二位线;第一相变器件的第二端、第一选通器件的漏极和第三选通器件的漏极连接在一起;第二相变器件的第二端、第二选通器件的漏极和第三选通器件的源极连接在一起;第一选通器件的栅极和第二选通器件的栅极连接在一起作为相变存储器单元的字线,第三选通器件的栅极连接选通线,第一选通器件的源极和第二选通器件的源极均接地。本发明能够降低相变存储器芯片的成本。
-
公开(公告)号:CN113485520B
公开(公告)日:2022-06-24
申请号:CN202110911362.6
申请日:2021-08-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G05F3/26
Abstract: 本发明涉及一种无片外电容型LDO瞬态响应增强电路,包括:OTA电路,包括第一支路和第二支路,所述第一支路和第二支路在产生上冲电压和下冲电压时会产生电流跳变;下冲检测电压支路,分别与所述第一支路和第二支路相连,用于根据所述第一支路和第二支路产生的电流跳变控制泄放支路;所述泄放支路用于为功率管提供栅极到地的放电通路;上冲检测电压支路,分别与所述第一支路和第二支路相连,用于根据所述第一支路和第二支路产生的电流跳变控制充电支路;所述充电支路用于为所述功率管提供电源到栅极的充电通路。本发明能显著提高LDO瞬态响应。
-
公开(公告)号:CN113380296A
公开(公告)日:2021-09-10
申请号:CN202110495178.8
申请日:2021-05-07
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00 , G06F16/583
Abstract: 本发明涉及一种相变存储单元布尔逻辑的图像处理装置及方法,装置包括:相变存储阵列和写电路,所述相变存储阵列中的每个相变存储单元均串联一个选通管,所述相变存储单元的一端与位线相连,另一端与所述选通管的漏端相连,所述选通管的栅端与字线相连,源端接地;所述写电路将初始图像信息写入所述相变存储阵列中,所述选通管用于选通相变存储单元,使得相变存储单元中存储的信息与位线上的脉冲信号进行逻辑运算,以实现对初始图像信息的处理。本发明能够减少图像与模板数据库的匹配计算量,实现高效的图像近似匹配。
-
-
-
-
-
-
-
-
-