-
公开(公告)号:CN1336690A
公开(公告)日:2002-02-20
申请号:CN01120869.4
申请日:2001-06-08
Applicant: 株式会社东芝
IPC: H01L27/105 , H01L29/78 , G11C11/34
CPC classification number: G11C8/10 , G11C16/0483 , G11C16/08 , G11C16/3459 , H01L27/115
Abstract: 半导体存储装置具备:把存储器单元排列成矩阵的存储器单元阵列;在选择上述存储器单元阵列的字线的同时,向字线传送电压的行译码器电路。上述行译码器电路具备:第1导电类型的多个第1晶体管,其电流通路的一端被分别直接连接在各条字线上;第2导电类型的第2晶体管,和第1导电类型极性相反,在向选择出的字线传送电压的动作时,向被连接在选择出的字线上的上述第1晶体管的栅极传送电压。向上述选择出的字线的电压传送只用第1导电类型的第1晶体管进行。
-
公开(公告)号:CN1838324B
公开(公告)日:2011-08-10
申请号:CN200610075132.6
申请日:2002-07-17
Applicant: 株式会社东芝
IPC: G11C16/10
CPC classification number: G11C16/105 , G11C7/1006 , G11C7/1021 , G11C16/0483 , G11C16/06 , G11C16/10 , G11C16/102 , G11C16/3431 , H01L27/115
Abstract: 一种具有页复制功能的半导体存储装置,用读出/锁存电路读出并锁存从对应于复制源的页地址的存储单元阵列的一页大小的存储单元中读出的数据。该读出/锁存电路有多个锁存电路,这些锁存电路利用列地址进行地址指定。改写用的数据被供给用列地址进行了地址指定的锁存电路,改写用的数据被锁存在该被进行了地址指定的锁存电路中,进行数据的改写。数据改写后的一页大小的数据被写入与复制方的页地址对应的存储单元阵列内的页中。
-
公开(公告)号:CN1269137C
公开(公告)日:2006-08-09
申请号:CN02124600.9
申请日:2002-06-28
Applicant: 株式会社东芝
CPC classification number: G11C16/04 , G11C5/143 , G11C7/1006 , G11C7/1051 , G11C7/1063 , G11C7/1072 , G11C7/1078 , G11C7/20 , G11C7/22 , G11C16/20
Abstract: 本发明的目的是提供一种半导体存储器件,其特征在于包括:多个存储器芯片;包含有所述多个存储器芯片的封装,以及分别设置在所述多个存储器芯片上的忙控制电路,其中,所述控制电路进行控制使得在电源接通后电源电压的值到达规定值时成为忙状态,在上述多个存储器芯片的初始化动作结束之前的期间内维持忙状态,在上述多个存储器芯片的初始化动作全部结束之后忙状态被解除。根据本发明的半导体存储器件,能够避免在一个封装内安装了多个存储器芯片的情况下出现忙信号在总线上发生冲突而导致误动作。
-
公开(公告)号:CN1179415C
公开(公告)日:2004-12-08
申请号:CN01137580.9
申请日:2001-10-30
Applicant: 株式会社东芝
Inventor: 中村宽
IPC: H01L27/00
CPC classification number: G11C5/145 , G11C8/08 , G11C16/08 , G11C16/12 , H01L27/088 , H01L27/092 , H03K17/08142 , H03K17/102 , H03K17/693 , H03K19/00315 , H03K19/018521
Abstract: 本发明的电压转换电路的特征在于,它通过用栅极绝缘膜厚度或阈值电压不同的、串联连接的2个D型晶体管,分担实行用以往1个D型晶体管实行的高电压的遮断和电源电压的传送功能,从而一边避免阈值电压边界下降,一边用最小的晶体管数量来构成。这样,就能够提供一种不必使用伴随布线图面积增加的E型晶体管,用以往1个D型晶体管不可能实现的低电压电源稳定地进行工作、缩小芯片面积、并且以低成本提供合格率和可靠性高的电压转换电路。
-
公开(公告)号:CN1426068A
公开(公告)日:2003-06-25
申请号:CN02124600.9
申请日:2002-06-28
Applicant: 株式会社东芝
CPC classification number: G11C16/04 , G11C5/143 , G11C7/1006 , G11C7/1051 , G11C7/1063 , G11C7/1072 , G11C7/1078 , G11C7/20 , G11C7/22 , G11C16/20
Abstract: 一种半导体存储器件,其特征在于:具备多个存储器芯片MC1、MC2;与这些存储器芯片对应地设置,分别输出在电源投入后电源电压的值到达规定值时就变成为忙状态,在上述多个存储器芯片的初始化动作结束之前的期间内维持忙状态,在上述多个存储器芯片的初始化动作全部结束之后,就解除忙状态的I/O端子13。
-
公开(公告)号:CN102063930B
公开(公告)日:2014-07-23
申请号:CN201010543237.6
申请日:2002-12-19
Applicant: 株式会社东芝
CPC classification number: G11C16/3459 , G06F3/0659 , G06F12/0246 , G11C7/065 , G11C7/1006 , G11C7/1051 , G11C7/106 , G11C7/1063 , G11C16/06 , G11C16/08 , G11C16/10 , G11C16/26 , G11C2207/104 , G11C2216/14
Abstract: 本发明提供一种半导体集成电路,在NAND单元型EEPROM中,在数据写入动作中并行执行写入数据输入动作,使得整个数据写入顺序所需时间缩短。其中,具有在动作结束后在将该动作的成功/失败结果保持于芯片内的第1动作及第2动作,在第1动作和第2动作连续进行时,具有在第1和第2动作结束后把第1动作和第2动作这两者的成功/失败结果输出的动作。
-
公开(公告)号:CN1805051B
公开(公告)日:2013-01-09
申请号:CN200510126866.8
申请日:2002-06-28
Applicant: 株式会社东芝
CPC classification number: G11C16/04 , G11C5/143 , G11C7/1006 , G11C7/1051 , G11C7/1063 , G11C7/1072 , G11C7/1078 , G11C7/20 , G11C7/22 , G11C16/20
Abstract: 本发明的目的是提供一种半导体存储器件,其特征在于包括输出设置在封装内的存储器芯片的忙状态的忙状态输出专用焊盘,在上述存储器芯片处于忙状态的情况下上述焊盘被设定为第1电压,在上述存储器芯片处于就绪状态的情况下上述焊盘被设定为第2电压,将上述焊盘设定为第2电压的装置被设置在上述存储器芯片内。根据本发明的半导体存储器件,能够避免在一个封装内安装了多个存储器芯片的情况下出现忙信号在总线上发生冲突而导致误动作。
-
公开(公告)号:CN102136294A
公开(公告)日:2011-07-27
申请号:CN201010543252.0
申请日:2002-12-19
Applicant: 株式会社东芝
CPC classification number: G11C16/3459 , G06F3/0659 , G06F12/0246 , G11C7/065 , G11C7/1006 , G11C7/1051 , G11C7/106 , G11C7/1063 , G11C16/06 , G11C16/08 , G11C16/10 , G11C16/26 , G11C2207/104 , G11C2216/14
Abstract: 本发明提供一种半导体存储装置,在NAND单元型EEPROM中,在数据写入动作中并行执行写入数据输入动作,使得整个数据写入顺序所需时间缩短。其中,具有在动作结束后在将该动作的成功/失败结果保持于芯片内的第1动作及第2动作,在第1动作和第2动作连续进行时,具有在第1和第2动作结束后把第1动作和第2动作这两者的成功/失败结果输出的动作。
-
公开(公告)号:CN100565707C
公开(公告)日:2009-12-02
申请号:CN200510126865.3
申请日:2001-06-08
Applicant: 株式会社东芝
IPC: G11C16/06 , H01L27/115 , H01L29/78
Abstract: 半导体存储装置具备:把存储器单元排列成矩阵的存储器单元阵列;在选择上述存储器单元阵列的字线的同时,向字线传送电压的行译码器电路。上述行译码器电路具备:第1导电类型的多个第1晶体管,其电流通路的一端被分别直接连接在各条字线上;第2导电类型的第2晶体管,和第1导电类型极性相反,在向选择出的字线传送电压的动作时,向被连接在选择出的字线上的上述第1晶体管的栅极传送电压。向上述选择出的字线的电压传送只用第1导电类型的第1晶体管进行。
-
公开(公告)号:CN1316614C
公开(公告)日:2007-05-16
申请号:CN03154829.6
申请日:2003-08-20
Applicant: 株式会社东芝
Abstract: 将位线以最小宽度、最小间隔配置在芯片内,给位线间加上最大第1电位差。当给位线间加上第1电位差时,最小间隔是不发生因绝缘破坏而引起布线短路的值。该值也可以是设计规则或光刻工艺所确定的最小加工尺寸。在屏蔽电源线与位线之间施加大于第1电位差的第2电位差,但是在位线以最小间隔排列的区域,屏蔽电源线在布线宽度方向不与位线邻接。
-
-
-
-
-
-
-
-
-