-
公开(公告)号:CN108735748A
公开(公告)日:2018-11-02
申请号:CN201810374094.7
申请日:2018-04-24
Applicant: 三星电子株式会社
IPC: H01L27/115 , H01L27/11551
Abstract: 一种三维半导体器件包括:顺序堆叠在基板上的栅电极;穿过栅电极并且连接到基板的沟道结构;绝缘间隙填充图案,提供在沟道结构内并且当在俯视图中看时被沟道结构围绕;以及导电图案,在绝缘间隙填充图案上。绝缘间隙填充图案的至少一部分被接收在导电图案中,并且导电图案的至少一部分插设在绝缘间隙填充图案的所述至少一部分和沟道结构之间。
-
公开(公告)号:CN106716638A
公开(公告)日:2017-05-24
申请号:CN201480082144.4
申请日:2014-09-26
Applicant: 三星电子株式会社
IPC: H01L27/11578
Abstract: 本发明构思提供了半导体存储器件及其制造方法。所述半导体存储器件可以包括:多个栅极,竖直地堆叠在基底上;竖直沟道,填充竖直地贯穿所述多个栅极的沟道孔;存储层,在沟道的内侧壁上竖直地延伸。竖直沟道可以包括:下沟道,填充沟道孔的下部区域并电连接至基底;上沟道,填充沟道孔的上部区域并接触下沟道。上沟道可以在沟道孔的上部区域中沿存储层和下沟道延伸并且可以具有均匀的厚度。
-
公开(公告)号:CN112310110B
公开(公告)日:2025-01-24
申请号:CN202010744122.7
申请日:2020-07-29
Applicant: 三星电子株式会社
Abstract: 一种垂直存储器装置包括:沟道,其在衬底上在垂直方向上延伸;电荷存储结构,其在沟道的外侧壁上并且包括在水平方向上顺序地堆叠的隧道绝缘图案、电荷俘获图案和第一阻挡图案;以及在垂直方向上彼此间隔开的栅电极,每一个栅电极围绕电荷存储结构。电荷存储结构包括电荷俘获图案,每一个电荷俘获图案在水平方向上面向栅电极之一。每一个电荷俘获图案的面向隧道绝缘图案的内侧壁在垂直方向上的长度小于其面向第一阻挡图案的外侧壁在垂直方向上的长度。
-
公开(公告)号:CN108538847B
公开(公告)日:2022-03-29
申请号:CN201810373088.X
申请日:2013-09-11
Applicant: 三星电子株式会社
IPC: H01L27/1157 , H01L27/11582
Abstract: 提供了一种制造三维半导体存储装置的方法,所述方法包括:形成包括交替且重复地堆叠在基板上的牺牲层和绝缘层的多层结构;形成贯穿多层结构的开口,使得开口暴露基板;形成填充开口的下区域的下半导体层;在具有下半导体层的开口中形成竖直绝缘件和上半导体图案;将多层结构图案化以形成暴露基板的沟槽,使得沟槽与开口分隔开;去除被沟槽暴露的牺牲层以形成多个栅极区域;选择性地蚀刻被所述多个栅极区域中的至少最下方的栅极区域暴露的下半导体层,以形成具有凹进侧壁的下半导体图案;以及分别在所述多个栅极区域中形成栅极图案,其中,形成下半导体层的步骤包括将被开口暴露的基板用作种子来执行选择性外延生长工艺。
-
公开(公告)号:CN109216369A
公开(公告)日:2019-01-15
申请号:CN201810711070.6
申请日:2018-07-02
Applicant: 三星电子株式会社
IPC: H01L27/11568 , H01L27/11573 , H01L27/11582 , H01L23/488
Abstract: 一种半导体器件可以包括多个导电图案和绝缘图案。多个导电图案可以形成在衬底上。多个导电图案可以在与衬底的上表面垂直的竖直方向上彼此间隔开。多个导电图案中的每一个可以具有延伸部分和台阶部分。台阶部分可以设置在对应导电图案的边缘处。绝缘图案可以在竖直方向上形成在多个导电图案之间。多个导电图案中的每一个的台阶部分的下表面和上表面可以向上弯曲。
-
公开(公告)号:CN107946307A
公开(公告)日:2018-04-20
申请号:CN201710597611.2
申请日:2017-07-20
Applicant: 三星电子株式会社
IPC: H01L27/11556 , H01L27/11582
CPC classification number: H01L27/11582 , H01L23/5283 , H01L27/11565 , H01L27/11556
Abstract: 一种半导体器件包括:衬底上的堆叠结构,所述堆叠结构包括彼此交替地堆叠的层间绝缘层和第一栅电极;穿透所述堆叠结构的开口中的半导体层;所述半导体层和所述堆叠结构之间的第一电介质层;以及所述堆叠结构中更靠近所述衬底而不是所述第一栅电极的下部图案,所述下部图案包括面对所述第一电介质层的第一表面以及面对所述堆叠结构的第二表面,所述第二表面与所述第一表面限定了锐角,其中所述第一电介质层包括面对所述堆叠结构的第一部分和面对所述下部图案的第一表面的第二部分,所述第二部分的厚度大于所述第一部分的厚度。
-
公开(公告)号:CN107919362A
公开(公告)日:2018-04-17
申请号:CN201710863071.8
申请日:2017-09-21
Applicant: 三星电子株式会社
IPC: H01L27/11565 , H01L27/1157 , H01L27/11578
CPC classification number: H01L27/11556 , H01L27/1157 , H01L27/11582 , H01L29/0847 , H01L29/1037 , H01L29/42324 , H01L29/4234 , H01L29/42364 , H01L27/11565 , H01L27/11578
Abstract: 一种半导体存储器件可以包括:堆叠结构,包括交替地堆叠在衬底上的多个绝缘层和多个栅电极;下半导体图案,从衬底的顶部突出;竖直绝缘图案,从衬底沿竖直方向延伸并穿透堆叠结构;和竖直沟道图案,在竖直绝缘图案的内表面上并且接触下半导体图案,其中下半导体图案的上部包括具有曲面形外形的凹入区域,并且在凹入区域中,竖直沟道图案的下部的外表面沿着凹入区域的曲面接触下半导体图案。
-
公开(公告)号:CN107634065A
公开(公告)日:2018-01-26
申请号:CN201710407278.4
申请日:2017-06-02
Applicant: 三星电子株式会社
IPC: H01L27/11556 , H01L27/11582
CPC classification number: H01L27/11582 , H01L27/11519 , H01L27/11556 , H01L27/11565 , H01L27/1157 , H01L27/11575 , H01L29/42324 , H01L29/4234
Abstract: 在一个实施方式中,半导体器件包括在衬底上的交替的第一层间绝缘层和栅电极层的堆叠。栅电极层中的至少一个栅电极层具有第一部分和第二部分。第二部分形成至少一个栅电极层的端部,并且第二部分的底表面在比第一部分的底表面更低的高度处。接触插塞从第二部分延伸。
-
公开(公告)号:CN103681687A
公开(公告)日:2014-03-26
申请号:CN201310412616.5
申请日:2013-09-11
Applicant: 三星电子株式会社
IPC: H01L27/115 , H01L21/8247
CPC classification number: H01L27/11582 , H01L27/1157 , H01L29/04 , H01L29/1037 , H01L29/42356 , H01L29/4236 , H01L29/42364 , H01L29/511 , H01L29/7926
Abstract: 提供了一种三维(3D)半导体存储装置和一种制造该三维半导体存储装置的方法,所述装置包括:绝缘层,堆叠在基板上;水平结构,位于绝缘层之间,水平结构分别包括栅电极;竖直结构,贯穿绝缘层和水平结构,竖直结构分别包括半导体柱;以及外延图案,每个外延图案位于基板和每个竖直结构之间,其中,外延图案的最小宽度小于竖直结构中的相对应的竖直结构的宽度。
-
-
-
-
-
-
-
-