总线系统以及中继器
    1.
    发明公开

    公开(公告)号:CN103828312A

    公开(公告)日:2014-05-28

    申请号:CN201380003156.9

    申请日:2013-07-22

    CPC classification number: H04L47/2441 H04L47/12 H04L47/52 H04L47/6215

    Abstract: 在不过度估计NoC总线上所传输的各业务的不同的要求性能的前提下,求取性能保证所需的总线频带,进而增大剩余频带的利用效率。在NoC总线系统中,经由中继器在第1节点以及第2节点之间传输数据。该数据包含保证吞吐量以及容许延迟时间的至少一者的性能保证数据。第1节点生成多个包含所传输的数据以及用于识别所传输的数据的要求性能的识别信息在内的分组,控制分组的发送。中继器具备:缓冲器部,其基于识别信息,按每个要求性能来对接收到的分组进行分离并保存;以及中继控制部,其按每个识别信息,以与识别信息对应的全部的第1节点要保证的发送速率的合计值以上的发送速率,来对保存在缓冲器部中的各分组的发送进行控制。

    存储装置以及其控制方法

    公开(公告)号:CN101903868B

    公开(公告)日:2012-07-04

    申请号:CN200880122121.6

    申请日:2008-12-18

    CPC classification number: G11C11/4096 G11C7/1006 G11C8/18

    Abstract: 本发明涉及的存储装置(10)具备:N个内存储器读总线(185)以及N个内存储器写总线(186),包含多个内部槽(210);N个存储模块(180);输出数据总线(187)以及输入数据总线(188),包含多个外部槽(211);读数据处理部(150),选择从N个存储模块(180)通过N个内存储器读总线(185)读出的数据当中的两个以上的内部槽(210)的数据,并输出到数据总线(187)的外部槽(211);以及写数据处理部(140),将输入数据总线(188)的多个外部槽(211)的数据,分别输出到N个内存储器写总线(186)中包含的内部槽(210)的任一个,从而将输入数据总线(188)的多个外部槽(211)的数据写入到N个存储模块(180)。

    存储装置以及其控制方法

    公开(公告)号:CN101903868A

    公开(公告)日:2010-12-01

    申请号:CN200880122121.6

    申请日:2008-12-18

    CPC classification number: G11C11/4096 G11C7/1006 G11C8/18

    Abstract: 本发明涉及的存储装置(10)具备:N个内存储器读总线(185)以及N个内存储器写总线(186),包含多个内部槽(210);N个存储模块(180);输出数据总线(187)以及输入数据总线(188),包含多个外部槽(211);读数据处理部(150),选择从N个存储模块(180)通过N个内存储器读总线(185)读出的数据当中的两个以上的内部槽(210)的数据,并输出到数据总线(187)的外部槽(211);以及写数据处理部(140),将输入数据总线(188)的多个外部槽(211)的数据,分别输出到N个内存储器写总线(186)中包含的内部槽(210)的任一个,从而将输入数据总线(188)的多个外部槽(211)的数据写入到N个存储模块(180)。

Patent Agency Ranking