-
公开(公告)号:CN103828312A
公开(公告)日:2014-05-28
申请号:CN201380003156.9
申请日:2013-07-22
Applicant: 松下电器产业株式会社
IPC: H04L12/851 , H04L12/46
CPC classification number: H04L47/2441 , H04L47/12 , H04L47/52 , H04L47/6215
Abstract: 在不过度估计NoC总线上所传输的各业务的不同的要求性能的前提下,求取性能保证所需的总线频带,进而增大剩余频带的利用效率。在NoC总线系统中,经由中继器在第1节点以及第2节点之间传输数据。该数据包含保证吞吐量以及容许延迟时间的至少一者的性能保证数据。第1节点生成多个包含所传输的数据以及用于识别所传输的数据的要求性能的识别信息在内的分组,控制分组的发送。中继器具备:缓冲器部,其基于识别信息,按每个要求性能来对接收到的分组进行分离并保存;以及中继控制部,其按每个识别信息,以与识别信息对应的全部的第1节点要保证的发送速率的合计值以上的发送速率,来对保存在缓冲器部中的各分组的发送进行控制。
-
公开(公告)号:CN101495975A
公开(公告)日:2009-07-29
申请号:CN200780028311.7
申请日:2007-12-25
Applicant: 松下电器产业株式会社
CPC classification number: G06F13/1668 , G06T1/60
Abstract: 本发明的存储控制装置包括:指令生成部(102),将从主机发行的所述存储器存取请求分割成按每一存储装置的存取指令;指令发行部(104)、(105),对所述多个存储装置发行存取指令;以及数据控制部(106),在主机(200)和存储器(0)、(1)之间按需要转换数据,指令生成部(102)在与分割后的多个存取指令相对应的所述多个存储装置的物理地址相同或不同的情况下,进行对多个存储装置输出相同的物理地址的控制和输出不同的物理地址的控制的转换。
-
公开(公告)号:CN101903868B
公开(公告)日:2012-07-04
申请号:CN200880122121.6
申请日:2008-12-18
Applicant: 松下电器产业株式会社
IPC: G06F12/06 , G06F12/00 , G11C11/401
CPC classification number: G11C11/4096 , G11C7/1006 , G11C8/18
Abstract: 本发明涉及的存储装置(10)具备:N个内存储器读总线(185)以及N个内存储器写总线(186),包含多个内部槽(210);N个存储模块(180);输出数据总线(187)以及输入数据总线(188),包含多个外部槽(211);读数据处理部(150),选择从N个存储模块(180)通过N个内存储器读总线(185)读出的数据当中的两个以上的内部槽(210)的数据,并输出到数据总线(187)的外部槽(211);以及写数据处理部(140),将输入数据总线(188)的多个外部槽(211)的数据,分别输出到N个内存储器写总线(186)中包含的内部槽(210)的任一个,从而将输入数据总线(188)的多个外部槽(211)的数据写入到N个存储模块(180)。
-
公开(公告)号:CN102112973A
公开(公告)日:2011-06-29
申请号:CN201080002258.5
申请日:2010-06-04
Applicant: 松下电器产业株式会社
IPC: G06F13/362 , G06F12/00
CPC classification number: G06F13/1605 , G06F13/362 , Y02D10/14
Abstract: 在层次化后的协调装置中,各层次的协调装置在本装置所属的层次上,选择优先级第1高的资源利用请求和优先级第2高的资源利用请求,输出至上位侧层次的协调装置。另外,最上位层次的协调装置在将优先级第1高的资源利用请求作为最优先资源利用请求输出到资源控制部的情况下,从资源控制部接收其资源利用请求已受理之意的信号时,输出优先权第2高的资源利用请求,来作为下一最优先资源利用请求。
-
公开(公告)号:CN1977248A
公开(公告)日:2007-06-06
申请号:CN200580021268.2
申请日:2005-06-20
Applicant: 松下电器产业株式会社
IPC: G06F12/00
CPC classification number: G06F13/1605
Abstract: 一种管理装置,进行主装置间的管理,以使各主装置以规定的带宽进行对共享存储器的访问,在特定的主装置请求了被预先分配的带宽以上的访问的情况下,在设计者任意设定的第1期间许可该请求,若第1期间结束,则在其后的第2期间,屏蔽来自该特定的主装置的访问请求。
-
公开(公告)号:CN103270591A
公开(公告)日:2013-08-28
申请号:CN201180062153.3
申请日:2011-09-12
Applicant: 松下电器产业株式会社
IPC: H01L25/065 , H01L25/07 , H01L25/18
CPC classification number: H01L23/5386 , H01L23/49816 , H01L23/49833 , H01L23/4985 , H01L24/05 , H01L24/14 , H01L24/16 , H01L24/73 , H01L24/80 , H01L24/81 , H01L25/0652 , H01L25/0657 , H01L25/18 , H01L2224/0401 , H01L2224/1403 , H01L2224/16148 , H01L2224/16225 , H01L2224/32225 , H01L2224/48227 , H01L2224/73207 , H01L2224/73253 , H01L2224/73265 , H01L2224/81193 , H01L2225/06513 , H01L2225/06517 , H01L2924/1431 , H01L2924/1434 , H01L2924/15311 , H01L2924/15787 , H01L2924/181 , H01L2924/00015 , H01L2924/00012 , H01L2924/00
Abstract: 本发明提供一种电子元器件安装结构中间体、电子元器件安装结构体及电子元器件安装结构体的制造方法。在利用CoC对半导体芯片进行层叠而得到的半导体装置中,无论各芯片的尺寸如何,都能实现芯片的小型化。安装结构中间体包括:第一芯片(1),该第一芯片(1)具有第一连接端子(3);第二芯片(9),该第二芯片(9)在其与第一芯片相对的面上具有第二连接端子(10);以及薄膜布线基板(8),该薄膜布线基板(8)的一个面上具有第三连接端子(7),并配置在第一芯片与第二芯片之间,该安装结构中间体装载在具有第五连接端子(13)的芯片装载基板(12)上,使第一芯片的另一个面与芯片装载基板相对。薄膜布线基板上具有较第一芯片及第二芯片均向外侧伸出的部分,其前端部上设有通过布线与第三连接端子相连的第四连接端子,第一连接端子的一部分与第二连接端子相连,第三连接端子与第一连接端子的另一部分相连,第五连接端子与第四连接端子相连。
-
公开(公告)号:CN101495975B
公开(公告)日:2011-10-05
申请号:CN200780028311.7
申请日:2007-12-25
Applicant: 松下电器产业株式会社
CPC classification number: G06F13/1668 , G06T1/60
Abstract: 本发明的存储控制装置包括:指令生成部(102),将从主机发行的所述存储器存取请求分割成按每一存储装置的存取指令;指令发行部(104)、(105),对所述多个存储装置发行存取指令;以及数据控制部(106),在主机(200)和存储器(0)、(1)之间按需要转换数据,指令生成部(102)在与分割后的多个存取指令相对应的所述多个存储装置的物理地址相同或不同的情况下,进行对多个存储装置输出相同的物理地址的控制和输出不同的物理地址的控制的转换。
-
公开(公告)号:CN102016809A
公开(公告)日:2011-04-13
申请号:CN200980114180.3
申请日:2009-04-21
Applicant: 松下电器产业株式会社
CPC classification number: G06F13/1642 , G06F8/4442 , G06F12/0862 , G06F2212/6022
Abstract: 本发明涉及存储器控制装置、存储器系统、半导体集成电路和存储器控制方法。本发明的存储器控制装置(101),包括:指令生成部(102),根据包含表示图像数据中的矩形区域的逻辑地址的存取请求,来生成包含物理地址的多个存取指令;以及指令发出部(105),将由指令生成部(102)生成的多个存取指令向存储器(0)发出。指令生成部(102)具有组判断部(104),该组判断部根据与存取请求对应的物理地址,判断包含要存取的数据的存储体属于哪个组,在要存取的数据跨属于不同的组的两个存储体而连续时,生成在属于不同的组中的两个存储体之间共用预取缓冲器的第一存取指令和第二存取指令的对。
-
公开(公告)号:CN101903868A
公开(公告)日:2010-12-01
申请号:CN200880122121.6
申请日:2008-12-18
Applicant: 松下电器产业株式会社
IPC: G06F12/06 , G06F12/00 , G11C11/401
CPC classification number: G11C11/4096 , G11C7/1006 , G11C8/18
Abstract: 本发明涉及的存储装置(10)具备:N个内存储器读总线(185)以及N个内存储器写总线(186),包含多个内部槽(210);N个存储模块(180);输出数据总线(187)以及输入数据总线(188),包含多个外部槽(211);读数据处理部(150),选择从N个存储模块(180)通过N个内存储器读总线(185)读出的数据当中的两个以上的内部槽(210)的数据,并输出到数据总线(187)的外部槽(211);以及写数据处理部(140),将输入数据总线(188)的多个外部槽(211)的数据,分别输出到N个内存储器写总线(186)中包含的内部槽(210)的任一个,从而将输入数据总线(188)的多个外部槽(211)的数据写入到N个存储模块(180)。
-
公开(公告)号:CN100428191C
公开(公告)日:2008-10-22
申请号:CN200580021268.2
申请日:2005-06-20
Applicant: 松下电器产业株式会社
IPC: G06F12/00
CPC classification number: G06F13/1605
Abstract: 一种管理装置,进行主装置间的管理,以使各主装置以规定的带宽进行对共享存储器的访问,在特定的主装置请求了被预先分配的带宽以上的访问的情况下,在设计者任意设定的第1期间许可该请求,若第1期间结束,则在其后的第2期间,屏蔽来自该特定的主装置的访问请求。
-
-
-
-
-
-
-
-
-