电子组件的传送设备
    2.
    发明授权

    公开(公告)号:CN111418050B

    公开(公告)日:2024-08-06

    申请号:CN201880077784.4

    申请日:2018-12-03

    Abstract: 介绍了一种微型芯片夹具,所述微型芯片夹具包括:销板,所述销板的一个表面结合到另一设备;孔板,所述孔板的一个表面面对所述销板的另一表面,同时所述孔板设置为与所述销板间隔开固定距离,并且所述孔板随着所述销板的驱动而一起被驱动,并且在所述孔板中形成有形成固定图案的多个孔;销,所述销插入到所述孔板的所述孔中,并且所述销的一个端部由所述销板支撑;以及粘附层,覆盖所述孔板的另一表面。其他实施例也是可行的。

    印刷电路板装配体及其制造方法

    公开(公告)号:CN101835347A

    公开(公告)日:2010-09-15

    申请号:CN201010123991.4

    申请日:2010-02-26

    Abstract: 本发明公开印刷电路板装配体及其制造方法。该印刷电路板装配体在不进行焊接工艺的情况下将塑封的电子部件封装粘接到印刷电路板。为此,本发明包括步骤:将可脱模的薄膜或薄板上布置电路元件;通过向薄膜涂布树脂来对电路元件进行塑封;从塑封物去除薄膜;利用粘接剂将去除薄膜的塑封物粘接到印刷电路板。由此,即使粘接到较薄的印刷电路板,也可将发生弯曲等不良情况的概率最小化,而且可在不进行焊接工艺的情况下制造出塑封了的电路元件封装,从而能够最小化工艺流程和费用。

    显示面板
    7.
    发明授权

    公开(公告)号:CN112424676B

    公开(公告)日:2024-07-23

    申请号:CN201980046966.X

    申请日:2019-07-11

    Abstract: 公开一种显示面板。公开的显示面板包括:薄膜晶体管基板;多个微型LED,布置在所述薄膜晶体管基板的一个表面上;多个第一连接焊盘,设置在所述薄膜晶体管基板的所述一个表面上;多个第二连接焊盘,设置在所述薄膜晶体管基板的面向所述一个表面的另一表面上;以及多个连接布线,设置在所述薄膜晶体管基板的侧表面上以用于电连接所述多个第一连接焊盘和所述多个第二连接焊盘中的每个,其中,所述薄膜晶体管基板的所述一个表面上的边缘区域和所述另一表面上的边缘区域中的至少一个边缘区域包括沿着所述薄膜晶体管基板的向内方向切割的切割区域。

    用于电子元件的衬底及其制造方法

    公开(公告)号:CN111837244B

    公开(公告)日:2024-07-09

    申请号:CN201980017165.0

    申请日:2019-03-05

    Abstract: 各种实施方式包括衬底,该衬底包括基础衬底层、以规则的间隔设置在基础衬底层上的多个单元电子元件、以及电连接到附近的所述多个单元电子元件中的每个并且具有形成在其端部处的通电检测区域的至少一个传导路径。可以通过使用传导路径的通电检测区域来确定多个单元电子元件中的每个是电气上良好的还是有缺陷的。其他各种实施方式也是可能的。

    显示面板
    9.
    发明公开

    公开(公告)号:CN112424676A

    公开(公告)日:2021-02-26

    申请号:CN201980046966.X

    申请日:2019-07-11

    Abstract: 公开一种显示面板。公开的显示面板包括:薄膜晶体管基板;多个微型LED,布置在所述薄膜晶体管基板的一个表面上;多个第一连接焊盘,设置在所述薄膜晶体管基板的所述一个表面上;多个第二连接焊盘,设置在所述薄膜晶体管基板的面向所述一个表面的另一表面上;以及多个连接布线,设置在所述薄膜晶体管基板的侧表面上以用于电连接所述多个第一连接焊盘和所述多个第二连接焊盘中的每个,其中,所述薄膜晶体管基板的所述一个表面上的边缘区域和所述另一表面上的边缘区域中的至少一个边缘区域包括沿着所述薄膜晶体管基板的向内方向切割的切割区域。

    指纹识别装置、其制造方法以及电子设备

    公开(公告)号:CN105940413B

    公开(公告)日:2019-11-01

    申请号:CN201480074552.5

    申请日:2014-09-15

    Abstract: 本发明公开一种为了使集成电路的驱动元件具有耐久性而具有改善的结构的指纹识别装置、其制造方法以及电子设备。指纹识别装置可以包括:集成电路,与至少一个传感器电极电连接;第一电路基板,位于所述集成电路的上部,配备有所述至少一个传感器电极;第二电路基板,与所述第一电路基板电连接,并位于所述集成电路的下部;模塑层,配备于所述第一电路基板的下部而包裹所述集成电路,以从外部保护所述集成电路;连接部,电连接所述第一电路基板和所述第二电路基板。

Patent Agency Ranking