一种锁相方法、装置和计算机可读存储介质

    公开(公告)号:CN108521276B

    公开(公告)日:2022-05-10

    申请号:CN201810326295.X

    申请日:2018-04-12

    发明人: 杨子庆

    IPC分类号: H03L7/08 H03L7/091 H03L7/099

    摘要: 本发明实施例公开了一种锁相方法、装置和计算机可读存储介质,处理器获取鉴频鉴相器的输出信号;判断数控振荡器对应的控制字码是否满足第一预设条件;当控制字码不满足第一预设条件时,则依据输出信号所属的模式,调整控制字码,并将控制字码传输至数控振荡器;并重新执行上述步骤。当控制字码满足第一预设条件时,按照预设次数采集鉴频鉴相器的输出信号,并判断输出信号是否满足第二预设条件;当输出信号不满足第二预设条件,则结束操作;当输出信号满足第二预设条件时,将控制字码的指标位置调整至初始状态,并返回调整控制字码的步骤。通过将控制字码的指标位置调整至初始状态重新进行调试,可以在相位追踪的过程中,把相位累增误差消除掉。

    时钟同步电路、控制方法、印刷电路板及通讯设备

    公开(公告)号:CN114337657A

    公开(公告)日:2022-04-12

    申请号:CN202011084401.1

    申请日:2020-10-12

    摘要: 本发明提供了一种时钟同步电路、控制方法、印刷电路板及通讯设备,时钟同步电路包括第一分频器和依次连接的外部参考信号处理模块、鉴相器、电压控制转换模块、时钟发生器,电压控制转换模块包括数模转换器、环路滤波模块和第一开关模块,鉴相器的鉴相输出端连接至环路滤波模块,数模转换器和环路滤波模块均连接至第一开关模块;第一开关模块的输出端连接时钟发生器;时钟发生器通过第一分频器连接至鉴相器的鉴相反馈端;能够通过控制第一开关模块进行切换,使得来自数模转换器的信号或者来自外部参考信号处理模块的信号作为参考时钟信号,实现采用较少的时钟发生器件实现内外部参考时钟的切换,从而可以降低印刷电路板的面积,节约成本。

    实时检测数字相控阵时频信号故障及其恢复处理方法

    公开(公告)号:CN112332835B

    公开(公告)日:2022-04-12

    申请号:CN202011190626.5

    申请日:2020-10-30

    发明人: 张帆 曾富华

    摘要: 本发明提出的一种实时检测数字相控阵时频信号故障及其恢复处理方法,旨在提供一种虚警率小,稳健可靠的处理方法。本发明通过下述技术方案实现:在时钟故障检测中,锁相环锁定指示累计积分处理判断时钟真实锁定状况,通过时钟锁定—失锁—再锁定判决机制,决定是否触发系统重同步操作;在同步信号故障检测中,通过测量时钟计数器分频得到同步信号与外同步信号相位差值,通过多次测量相位值找到跳变点,并对其进行中值滤波,剔除野值后得到的跳变点加半个时钟周期对应的相位值,与上一次设置的最佳采样对应相位值进行比较,当二者不等则认为同步信号出现过故障,同步信号判决模块输出重同步触发信号触发重同步操作,重新恢复数字相控阵系统正常工作。

    使用延迟锁定回路(DLL)电路系统的存取命令延迟

    公开(公告)号:CN114141284A

    公开(公告)日:2022-03-04

    申请号:CN202111004115.4

    申请日:2021-08-30

    IPC分类号: G11C7/22 H03L7/08

    摘要: 本申请涉及使用延迟锁定回路DLL电路系统的存取命令延迟。存储器装置可具有存储器阵列和延迟锁定回路DLL电路,所述延迟锁定回路DLL电路调整与所述存储器阵列的存取操作相关联的信号。所述存储器装置还可包含控制器,所述控制器通过经由所述DLL电路的延迟电路系统发射用以存取所述存储器阵列的存取命令来延迟所述存取命令。这可致使当从所述延迟电路系统输出时所述存取命令被延迟第一持续时间。所述存取命令的延迟可使数据信号与所述存取命令对准,使得所述存取命令和系统时钟可致使锁存所述数据信号的合适的数据。

    一种信号锁相方法及系统
    85.
    发明授权

    公开(公告)号:CN113810047B

    公开(公告)日:2022-03-01

    申请号:CN202111358344.6

    申请日:2021-11-17

    IPC分类号: H03L7/10 H03L7/08

    摘要: 本申请公开了一种信号锁相方法及系统,该方法包括:获取电网的实时三相电压信号;根据第一相位,将实时三相电压信号变换为第一电压信号;第一相位为偏置角频率对时间的积分;根据第二相位,将第一电压信号变换为中间三相电压信号;第二相位为第一相位与前馈相位的差值,前馈相位为误差调节值与前馈系数的积;根据第三相位,将中间三相电压信号变换为第二电压信号;对第二电压信号中的q轴电压信号进行误差调节再与偏置角频率求和,然后对时间积分得到输出相位。本申请的信号锁相方法利用偏置角频率、误差调节值和前馈系数确定第一相位、第二相位和第三相位,以此控制对应的闭环系统的传递函数,从而能够控制输出相位不发生超调现象。

    一种锁相环的自校正方法及电路结构

    公开(公告)号:CN113595547B

    公开(公告)日:2022-03-01

    申请号:CN202110913033.5

    申请日:2021-08-10

    申请人: 浙江大学

    IPC分类号: H03L7/08

    摘要: 本发明公开了一种锁相环的自校正方法及电路结构,即首先通过设置VCO电路输入电压的最佳工作区间,检测判断当前VCO输入电压是否在设定的阈值范围内,最后根据检测结果调节VCO的输出频率,迫使PLL的环路将变化后的输出频率再反馈到PFD电路,从而调节VCO输入电压,重复上述调整过程,直到VCO输入电压处于设定阈值区间之内,PLL稳定工作。当芯片制造工艺角偏离或者芯片工作电压、工作环境温度变化导致PLL输出频率异常时,通过本发明自校正电路可以自动调节内部VCO输入电压,从而调节PLL输出频率再次稳定在正常值;因此,本发明可以极大提高PLL电路的制造良率以及异常工作环境下的电路稳定性。

    快速锁定锁相环及其相关的快速锁定方法

    公开(公告)号:CN113992202A

    公开(公告)日:2022-01-28

    申请号:CN202011613445.9

    申请日:2020-12-30

    IPC分类号: H03L7/08 H03L7/093

    摘要: 提供了一种快速锁定锁相环(phase‑locked loop,PLL)及其相关的快速锁定方法。快速锁定锁相环(PLL)包括可变频宽(gear‑shifting)环路滤波器,其被配置为具有动态的频宽。可变频宽环路滤波器包括电阻器组和耦接到该电阻器组的电容器组,其中,电阻器组被配置为具有动态的电阻,以及,电容器组被配置为具有动态的电容。更具体地,动态的电阻从第一电阻切换到第二电阻,以及,动态的电容从第一电容切换到第二电容,以使得动态的频宽从第一频宽切换到第二频宽。

    一种刀具端应变式铣削力测量装置的信号传输处理方法

    公开(公告)号:CN113953893A

    公开(公告)日:2022-01-21

    申请号:CN202111393016.X

    申请日:2021-11-23

    摘要: 本发明公开了一种刀具端应变式铣削力测量装置的信号传输处理方法,包括以下步骤:S1、在刀具端安装应变片,当刀具端受力时,通过应变片采集刀具端电阻信号,并转变为电压信号;S2、将采集到的电压信号输入交流放大器进行放大处理;S3、将放大后的信号依次输入相敏解调器以及低通滤波器进行处理,得到目标信号。本发明的信号传输处理电路由惠斯通电桥电路、交流放大器、相敏解调器以及低通滤波器组成,可以将微弱信号从噪声中提取出来并对其进行准确测量,利用与待测信号有相同频率和固定相位关系的参考信号作为基准,滤掉与其频率不同的噪声,从而提取出有用信号成分。

    面积小和功耗低的时间数字转换器

    公开(公告)号:CN113949378A

    公开(公告)日:2022-01-18

    申请号:CN202110519725.1

    申请日:2021-05-13

    IPC分类号: H03L7/08

    摘要: 本公开涉及面积小和功耗低的时间数字转换器。公开用于将时间段转换为数字值的TDC。示例TDC包括环形振荡器和余量产生电路。余量产生电路的每个级都被配置为对环形振荡器的两个不同级的输出进行操作。TDC还包括计数器,用于对次数进行计数,该次数是在被转换为数字值的时间段期间处于第一信号电平和第二信号电平之间的环形振荡器开关的级之一的输出。TDC包括组合器,用于通过将指示由计数器计数的次数的值与余量产生电路的输出进行组合来生成数字值。与传统的TDC设计相比,这样的TDC可以具有相对较小的面积和较低的功耗,同时产生足够的线性行为。

    一种相位调节方法、装置、终端设备和存储介质

    公开(公告)号:CN113938128A

    公开(公告)日:2022-01-14

    申请号:CN202111018232.6

    申请日:2021-09-01

    IPC分类号: H03L7/08

    摘要: 本发明实施例提供了一种相位调节方法、装置、终端设备和存储介质,所述方法包括:获取输入信号的输入频率;根据输入频率,调节输出信号的输出频率;在输出频率与输入频率相同的情况下,获取输入信号与输出信号的相位差;当检测到输入信号过零点时,则根据预设规则调节输出信号的输出频率,以使输入信号与输出信号的相位差为0,本发明实施例当检测到有输入信号时,先调整输出信号频率与输入信号频率一致,再微调输出信号的频率,等待输入输出过零点重合,最后恢复输出信号频率,实现相位同步。