-
公开(公告)号:CN115481721A
公开(公告)日:2022-12-16
申请号:CN202211072991.5
申请日:2022-09-02
申请人: 浙江大学
IPC分类号: G06N3/063 , G11C11/413 , G06F7/50
摘要: 本发明公开了一种针对卷积神经网络的新型Psum计算电路,包括Psum存储器、读写控制器和加法器,其中的Psum存储器采用单口SRAM构成,并且使用双倍数据位宽,配合读写电路和加法器,可实现每个时钟进行一次读写操作及累加计算,并且极大减小电路面积。在卷积神经网络中NPU一般都设有输入特征图和输出特征图的缓存器(比Psum缓存器容量大的多),本发明利用输出特征图的缓存器做为缓存,只需要将Psum存储器的位宽设为2倍数据位宽,采用读写交错的控制方式也可以实现相同效率的Psum计算电路,并且减少了单独的Psum缓存器,进一步减小了电路面积。
-
公开(公告)号:CN115481721B
公开(公告)日:2023-06-27
申请号:CN202211072991.5
申请日:2022-09-02
申请人: 浙江大学
IPC分类号: G06N3/063 , G11C11/413 , G06F7/50 , G06N3/0464
摘要: 本发明公开了一种针对卷积神经网络的Psum计算电路,包括Psum存储器、读写控制器和加法器,其中的Psum存储器采用单口SRAM构成,并且使用双倍数据位宽,配合读写电路和加法器,可实现每个时钟进行一次读写操作及累加计算,并且极大减小电路面积。在卷积神经网络中NPU一般都设有输入特征图和输出特征图的缓存器(比Psum缓存器容量大的多),本发明利用输出特征图的缓存器做为缓存,只需要将Psum存储器的位宽设为2倍数据位宽,采用读写交错的控制方式也可以实现相同效率的Psum计算电路,并且减少了单独的Psum缓存器,进一步减小了电路面积。
-
公开(公告)号:CN113595547A
公开(公告)日:2021-11-02
申请号:CN202110913033.5
申请日:2021-08-10
申请人: 浙江大学
IPC分类号: H03L7/08
摘要: 本发明公开了一种锁相环的自校正方法及电路结构,即首先通过设置VCO电路输入电压的最佳工作区间,检测判断当前VCO输入电压是否在设定的阈值范围内,最后根据检测结果调节VCO的输出频率,迫使PLL的环路将变化后的输出频率再反馈到PFD电路,从而调节VCO输入电压,重复上述调整过程,直到VCO输入电压处于设定阈值区间之内,PLL稳定工作。当芯片制造工艺角偏离或者芯片工作电压、工作环境温度变化导致PLL输出频率异常时,通过本发明自校正电路可以自动调节内部VCO输入电压,从而调节PLL输出频率再次稳定在正常值;因此,本发明可以极大提高PLL电路的制造良率以及异常工作环境下的电路稳定性。
-
公开(公告)号:CN113783160B
公开(公告)日:2022-04-01
申请号:CN202111330791.0
申请日:2021-11-11
申请人: 浙江大学 , 杭州士兰微电子股份有限公司
摘要: 本申请公开了一种欠压保护电路及功率模块,欠压保护电路包括:电压采样及供电模块,采集电源电压并输出检测电压以及将电源电压转换为用于内部供电的供电电压,供电电压小于电源电压;比较模块,与电压采样及供电模块连接,将检测电压进行基准比较并输出比较信号,比较信号用于控制是否向负载供电,供电电压向所述比较模块供电。本申请提供的欠压保护电路,电压采集及供电模块生成用于欠压保护电路内部供电的低于电源电压的供电电压,进而欠压保护电路中由供电电压供电的电路模块中采用低压管即可完成正常工作。进而欠压保护电路中减少了高压管的使用数量,有效降低了工作消耗电流、且减小了电路面积。
-
公开(公告)号:CN113783160A
公开(公告)日:2021-12-10
申请号:CN202111330791.0
申请日:2021-11-11
申请人: 浙江大学 , 杭州士兰微电子股份有限公司
摘要: 本申请公开了一种欠压保护电路及功率模块,欠压保护电路包括:电压采样及供电模块,采集电源电压并输出检测电压以及将电源电压转换为用于内部供电的供电电压,供电电压小于电源电压;比较模块,与电压采样及供电模块连接,将检测电压进行基准比较并输出比较信号,比较信号用于控制是否向负载供电,供电电压向所述比较模块供电。本申请提供的欠压保护电路,电压采集及供电模块生成用于欠压保护电路内部供电的低于电源电压的供电电压,进而欠压保护电路中由供电电压供电的电路模块中采用低压管即可完成正常工作。进而欠压保护电路中减少了高压管的使用数量,有效降低了工作消耗电流、且减小了电路面积。
-
公开(公告)号:CN111525806B
公开(公告)日:2021-02-26
申请号:CN202010263889.8
申请日:2020-04-07
申请人: 浙江大学
摘要: 本发明公开了一种AC‑DC电源转换装置,包括有源箝位反激变换器的功率级以及主控芯片,主控芯片集成了主功率管ML、箝位管MH、副边控制单元、启动隔离驱动单元以及原副边供电单元。本发明采用了有源箝位结构,相比传统的RCD结构能够减少开关损耗,提高工作频率,并减小整块芯片的体积;同时采用副边采样实现了原边两个开关管的ZVS,避免了原边的高压采样,减小了器件的电压应力,增加了可靠性;此外本发明隔离驱动模块可采用电容隔离、电感隔离或者微型变压器隔离等多种方式,相比于传统的光耦隔离,本发明具有传输速率快,低功耗,寿命长等特点。
-
公开(公告)号:CN111525806A
公开(公告)日:2020-08-11
申请号:CN202010263889.8
申请日:2020-04-07
申请人: 浙江大学
摘要: 本发明公开了一种AC‑DC电源转换装置,包括有源箝位反激变换器的功率级以及主控芯片,主控芯片集成了主功率管ML、箝位管MH、副边控制单元、启动隔离驱动单元以及原副边供电单元。本发明采用了有源箝位结构,相比传统的RCD结构能够减少开关损耗,提高工作频率,并减小整块芯片的体积;同时采用副边采样实现了原边两个开关管的ZVS,避免了原边的高压采样,减小了器件的电压应力,增加了可靠性;此外本发明隔离驱动模块可采用电容隔离、电感隔离或者微型变压器隔离等多种方式,相比于传统的光耦隔离,本发明具有传输速率快,低功耗,寿命长等特点。
-
公开(公告)号:CN113595547B
公开(公告)日:2022-03-01
申请号:CN202110913033.5
申请日:2021-08-10
申请人: 浙江大学
IPC分类号: H03L7/08
摘要: 本发明公开了一种锁相环的自校正方法及电路结构,即首先通过设置VCO电路输入电压的最佳工作区间,检测判断当前VCO输入电压是否在设定的阈值范围内,最后根据检测结果调节VCO的输出频率,迫使PLL的环路将变化后的输出频率再反馈到PFD电路,从而调节VCO输入电压,重复上述调整过程,直到VCO输入电压处于设定阈值区间之内,PLL稳定工作。当芯片制造工艺角偏离或者芯片工作电压、工作环境温度变化导致PLL输出频率异常时,通过本发明自校正电路可以自动调节内部VCO输入电压,从而调节PLL输出频率再次稳定在正常值;因此,本发明可以极大提高PLL电路的制造良率以及异常工作环境下的电路稳定性。
-
-
-
-
-
-
-