一种多栅SOI-LDMOS器件结构
    71.
    发明公开

    公开(公告)号:CN103594517A

    公开(公告)日:2014-02-19

    申请号:CN201310505168.3

    申请日:2013-10-24

    Abstract: 本发明提供一种多栅SOI-LDMOS器件结构,包括:SOI衬底,包括硅衬底、埋氧层及顶硅层;有源区,形成于所述顶硅层中,包括依次相连的源区、沟道区、漂移区、浅掺杂漏区、及漏区;多晶硅栅,包括结合于所述沟道区表面的栅氧层及多晶硅层,所述多晶硅栅被至少一个介质层隔成至少两个短栅结构,且对应所述介质层下方的沟道区中形成有与所述沟道区掺杂类型相反的重掺杂区域。本发明的多栅SOI-LDMOS器件结构,有较高的击穿电压,跨导特性较好,正向导通电阻较小,自热效应较低等特点;由于短栅之间存在与沟道掺杂类型相反的重掺杂区域,当器件受到辐照时,这些重掺杂区域相当于复合中心,为辐照产生的电子空穴对提供了大量的复合中心,从而提高器件整体的抗辐照性能。

    一种基于SOI衬底的高介电常数材料栅结构及其制备方法

    公开(公告)号:CN101950758B

    公开(公告)日:2012-10-10

    申请号:CN201010225694.0

    申请日:2010-07-13

    Abstract: 本发明介绍了一种在SOI材料上制备多层高介电常数材料栅结构的方法。首先通过O2等离子体对SOI表面进行预处理,同时SOI衬底表面将形成一层超薄的SiO2界面层,接着在这层超薄的SiO2上利用原子层沉积(ALD)方式生长一层超薄的Si3N4,这层Si3N4将有效隔离高介电常数材料层中的杂质元素与SOI顶层硅之间的扩散,以及阻止下方SiO2层在后期热处理过程中的再生长。接着在Si3N4上沉积一层高介电常数材料,并对高介电常数材料进行适当的氮化处理,使得高介电常数材料上层形成一层高介电常数的氮氧化合物,这层氮氧化合物将有效阻止金属栅电极与高介电常数材料层之间的元素扩散。最后溅射生长金属电极。

    一种在GaAs衬底上制备Hf基高K栅介质薄膜的方法

    公开(公告)号:CN102664147A

    公开(公告)日:2012-09-12

    申请号:CN201210149093.5

    申请日:2012-05-14

    Abstract: 本发明介绍了一种在GaAs衬底上制备Hf基高K栅介质薄膜的方法,包括:首先提供一GaAs晶片作为衬底,并对其进行清洗,将处理好的GaAs衬底晶片放入ALD反应腔;然后利用等离子体对GaAs衬底进行等离子体原位预处理,紧接着沉积高K栅介质薄膜;最后采用氧等离子体对高K栅介质薄膜进行原位后处理。本发明通过在沉积高K栅介质薄膜之前利用等离子体原位处理对GaAs衬底进行钝化,改善了高K栅介质与GaAs衬底之间的界面特性,降低了费米能级钉扎效应的影响,并且在高K栅介质薄膜形成后利用氧等离子体原位后处理提高了高K薄膜的致密度和薄膜质量。

    一种高k介质薄膜的制备方法

    公开(公告)号:CN102592974A

    公开(公告)日:2012-07-18

    申请号:CN201210075127.0

    申请日:2012-03-20

    Abstract: 本发明提供一种高k介质薄膜的制备方法,在标准的RCA清洗法之前加入H2SO4、H2O2的清洗步骤,可以去除样品表面有机物,提高衬底表面的纯净度。在RCA清洗法之后再次用HF去除表面氧化层,可以有效地降低薄膜界面层厚度。利用等离子体原子层沉积方法,采用原位O2,NH3等离子体处理Si表面的技术,在高K介质薄膜与Si之间生长一层很薄的氮氧化合物钝化层,该钝化层可以抑制界面层的生长。接着使用等离子体生长方式生长高K介质薄膜,并原位对所述高K介质薄膜进行氧等离子体后处理,减少薄膜中的氧空位。本方法有利于减小界面缓冲层的厚度和界面粗糙度、抑制了衬底和薄膜之间的元素扩散、有利于减小等效栅氧厚度。

    一种MIS电容的制作方法
    75.
    发明公开

    公开(公告)号:CN102569070A

    公开(公告)日:2012-07-11

    申请号:CN201210075130.2

    申请日:2012-03-20

    Abstract: 本发明提供一种MIS电容的制作方法,于SOI衬底中刻蚀出硅岛,采用HF去除硅岛表面的氧化层,可以有效地降低薄膜界面层厚度。利用等离子体原子层沉积方法,采用原位O2,NH3等离子体在Si表面生长一层很薄的氮氧化合物钝化层,以抑制界面层的生长。接着使用等离子体生长方式生长HfLaO介质薄膜,并原位对所述HfLaO介质薄膜进行氧等离子体后处理,减少薄膜中的氧空位。采用氯苯溶液对光刻胶进行处理,可以修饰掉光刻胶边缘的毛刺使得后面的金属举离工艺更简单而精确。采用本方法制备的MIS电容有利于减少附加界面层的数量、减薄的界面层厚度和降低界面层的粗糙度,有利于抑制衬底和薄膜之间的元素扩散及减小等效栅氧厚度,有效的提高MIS电容的电学性能。

    SOI高压功率器件的制备方法

    公开(公告)号:CN101916727B

    公开(公告)日:2012-05-09

    申请号:CN201010220370.8

    申请日:2010-07-06

    Abstract: 本发明提供的SOI高压功率器件的制备方法,其首先在SOI基板表面的部分区域形成第一氧化层,再去除所述第一氧化层以便形成凹陷区,然后在凹陷区形成第二氧化层,以便使第二氧化层的表面与SOI基板表面保持平齐,再在已形成第二氧化层的结构上进行包括光刻、掺杂在内的处理以分别形成作为高压功率器件漏极和源极的P型区域和N型区域、以及作为栅极的栅极区域,随后在已形成P型区域和N型区域的结构的漂移区上方淀积第三氧化层,使第三氧化层和第二氧化层的厚度之和与SOI基板中的氧化夹层的厚度接近一致,最后再生成分别与P型区域、N型区域及栅极区域相接触的各金属子区域,由此形成耐高压的高压功率器件。

    基于SOI衬底的高介电常数材料栅结构及其制备方法

    公开(公告)号:CN101950757A

    公开(公告)日:2011-01-19

    申请号:CN201010225685.1

    申请日:2010-07-13

    Abstract: 本发明介绍了一种基于SOI衬底生长的可进行高温处理的高介电常数材料栅结构及其制备方法。该栅结构的制备与现有CMOS工艺中高温处理步骤相兼容。首先通过O2等离子体对SOI表面进行预处理,同时SOI衬底表面将形成一层超薄的SiO2界面层,接着在这层超薄的SiO2上利用原子层沉积(ALD)方式生长一层超薄的氮化铝(AlN),这层AlN将有效隔离高介电常数层中的杂质元素与SOI顶层硅之间的扩散,以及阻止下方SiO2层在后期热处理过程中的再生长。接着在AlN上沉积一层含铝的高介电常数复合薄膜,该含铝的高介电常数复合薄膜可在较高退火温度下仍保持非晶特性。最后在复合薄膜上再沉积一层用来阻挡电极杂质向高介电常数材料扩散的超薄Al2O3膜层,并溅射生长金属电极。

    一种基于同步辐射衍射的晶圆缺陷三维表征装置和方法

    公开(公告)号:CN119000745A

    公开(公告)日:2024-11-22

    申请号:CN202410941473.5

    申请日:2024-07-15

    Abstract: 本发明涉及一种基于同步辐射衍射的晶圆缺陷三维表征装置和方法,其中,装置包括:晶圆载盘,用于放置待测晶圆;同步辐射光源,用于产生同步辐射光;双晶单色器,用于对所述同步辐射光进行单色化处理,并使得处理后的光束穿过狭缝照射到所述待测晶圆;X射线二维成像探测器,置于所述待测晶圆的出射衍射光的光路上,用于对所述出射衍射光进行扫描,得到待测晶圆的衍射图像;数据处理模块,用于对所述X射线二维成像探测器采集的多张待测晶圆的衍射图像进行叠加,形成三维图像得到不同深度的晶圆表面缺陷分布信息。本发明能有效区分缺陷所在深度及三维分布。

    一种硅片缺陷态检测方法及缺陷态检测样品

    公开(公告)号:CN118737869A

    公开(公告)日:2024-10-01

    申请号:CN202410714688.3

    申请日:2024-06-04

    Abstract: 本发明提供一种硅片缺陷态检测方法及缺陷态检测样品,方法包括:提供预设位置上表面设置第一肖特基接触电极和第二肖特基接触电极构成肖特基器件的待检测样品;测量肖特基器件的电导‑电压特性曲线;不同频率下电导变化最大的扫描电压为特征电压;在特征电压下频率扫描得到电导‑频率响应特性曲线,其电导突变峰对应频率为特征频率,特征频率对应预设位置的缺陷类型。本发明通过在硅片正面设置双肖特基接触电极、背面设置欧姆接触电极,常温下得到深能级缺陷的物理特征,无需对硅片进行变温处理或改变硅片内部结构,测试条件简捷,且可精确得到深能级的原生缺陷类型、浓度、能级位置等关键参数,有利于大尺寸硅片的可靠性测量。

Patent Agency Ranking