-
公开(公告)号:CN101326587A
公开(公告)日:2008-12-17
申请号:CN200780000546.5
申请日:2007-01-25
Applicant: 卡西欧计算机株式会社
Inventor: 两泽克彦
CPC classification number: G11C19/28 , G09G3/3674 , G09G3/3685 , G11C19/00
Abstract: 公开了一种移位寄存器电路,其包括多级信号保持电路(FF’n),将其级联以基于提供的输入信号来保持信号,基于所保持的信号将输出信号(out)输出,并且将所述输出信号作为输入信号输出到下一级,其中该所保持的信号是基于所提供的输入信号,所述多级信号保持电路中的每一个包括提供有两种类型的时钟信号的输出电路,该两种类型的时钟信号由第一时钟信号(ck)和第二时钟信号(ck’)构成,使第二时钟信号的时刻相对于施加输入信号(IN)的时刻延迟预定的延迟时间,所述输出电路在相对于施加所述输入信号的时刻延迟了所述第二时钟信号的所述延迟时间的时刻提供有信号,并且所述输出电路在响应于第一时钟信号的时刻输出所述输出信号(OUT)。还公开了一种包括该移位寄存器电路的显示驱动装置。
-
公开(公告)号:CN101308705A
公开(公告)日:2008-11-19
申请号:CN200710106332.8
申请日:2007-05-15
Applicant: 中华映管股份有限公司
IPC: G11C19/00
Abstract: 本发明公开了一种移位暂存器及其移位暂存装置。此移位暂存器包括多个移位暂存装置,每一移位暂存装置包括预充电电路、上拉电路、下拉电路。预充电电路用以分别依据第一时脉信号与第二时脉信号取样输入信号,以分别产生第一充电信号与第二充电信号。上拉电路耦接预充电电路,用以接收第三时脉信号与第一充电信号,据以输出输出信号。下拉电路耦接预充电电路与上拉电路,用以接收第四时脉信号与第二充电信号,据以决定是否将输出信号耦接至共同电位。本发明可避免非晶硅薄膜晶体管的栅极长时间受偏压而造成非晶硅薄膜劣化,提升非晶硅薄膜晶体管的可靠度,进而增加整体电路的稳定度。
-
公开(公告)号:CN101303894A
公开(公告)日:2008-11-12
申请号:CN200710106823.2
申请日:2007-05-10
Applicant: 瑞鼎科技股份有限公司
IPC: G11C19/00
Abstract: 一种移位寄存器,用于一数据驱动器。本发明的移位寄存器包括一移位寄存单元。移位寄存单元选择性地接收一时钟脉冲。移位寄存单元包括一个触发器及一第一选择电路。第一选择电路依据一第一选择信号,选择性地传送时钟脉冲至触发器。其中,当触发器接收使能的数据信号前,第一选择电路依据第一选择信号传送时钟脉冲至触发器,使得触发器得以正确地依据时钟脉冲输出使能的数据信号。
-
公开(公告)号:CN101197103A
公开(公告)日:2008-06-11
申请号:CN200710198813.6
申请日:2007-12-07
Applicant: 恩益禧电子股份有限公司
Inventor: 中村一雄
Abstract: 本发明涉及一种数据驱动器电路,包括:时钟控制电路,其被配置以与时钟信号同步地产生移位时钟信号;移位寄存器电路,其具有级联连接的触发器并且被配置以与时钟信号同步地移位脉冲信号;以及控制电路,其被配置以响应来自所述移位寄存器的移位的脉冲信号来接收显示数据,并且根据显示数据驱动显示部分的显示线以便在显示部分上显示该显示数据。触发器被以N(N是等于或大于2的整数)个触发器为单位集合成M(M是等于或大于2的整数)个部分移位寄存器,并且以部分移位寄存器为单位复位移位寄存器电路。
-
公开(公告)号:CN101166023A
公开(公告)日:2008-04-23
申请号:CN200710180816.7
申请日:2007-10-17
Applicant: 株式会社半导体能源研究所
Inventor: 三宅博之
CPC classification number: H01L27/1251 , G09G2310/0267 , G09G2310/0275 , G11C19/00 , G11C19/184 , H01L27/1222 , H01L27/124 , H03K3/36
Abstract: 本发明的目的在于:在移位寄存器中抑制晶体管的阈值电压的变动以防止在非选择期间中晶体管错误工作。本发明的特征在于:在设置在移位寄存器中的脉冲输出电路中,在不输出脉冲的非选择期间中对处于浮动状态的晶体管的栅电极定期供给电位以使栅电极接通。此外,其特征还在于:通过定期使其他晶体管接通或截止,来对晶体管的栅电极供给电位。
-
公开(公告)号:CN1866403A
公开(公告)日:2006-11-22
申请号:CN200610084405.3
申请日:2006-05-19
Applicant: 株式会社半导体能源研究所
Inventor: 纳光明
CPC classification number: G11C19/00 , G02F1/133345 , G02F1/1345 , G02F1/1362 , G09G3/3677 , G09G3/3688 , G11C19/28
Abstract: 本发明的一个目的是提供一种需要更少数量的晶体管的半导体电路,该晶体管包括在所述半导体电路中并且精确地用作无需电平移动器的移位寄存器。该半导体电路具有m(m是任意正整数,m≥3)级的电路组和反相器电路。所述电路组包括具有连接到高电势电源的第一端子的p沟道晶体管,和具有连接到低电势电源的第一端子的n沟道晶体管。时钟信号被输入到在第(2n-1)(n是任意整数,m≥2n≥2)级中的n沟道晶体管的栅极。反相时钟信号被输入到在第2n(n是任意整数,m≥2n≥2)级中的n沟道晶体管的栅极。
-
公开(公告)号:CN1841565A
公开(公告)日:2006-10-04
申请号:CN200610004613.8
申请日:2006-01-26
Applicant: 三菱电机株式会社
CPC classification number: G11C19/28 , G09G3/3677 , G11C19/184
Abstract: 提供可防止泄漏电流导致的误动作的移位寄存器电路以及搭载它的显示装置。在移位寄存器电路的输出级,具有在输出端子OUT-第1时钟端子A间连接的晶体管T1和在输出端子OUT-地GND间连接的晶体管T2。晶体管T1的栅极(结点N1)-地GND间连接有串联连接的晶体管T4、T7。晶体管T4、T7间的结点N3经由晶体管T8与电源VDM连接。由于晶体管T8的栅极与结点N1连接,若晶体管T4、T7截止,结点N1的电平上升,则晶体管T8导通,对结点N3施加规定的电压。
-
公开(公告)号:CN1665144A
公开(公告)日:2005-09-07
申请号:CN200510052554.7
申请日:2005-03-01
Applicant: 恩益禧电子股份有限公司
Inventor: 石山博司
CPC classification number: H03M9/00
Abstract: 提供一种串行/并行转换电路,具有:第一段中输入转送开始信号、并根据输入的移位时钟顺次转送转送开始信号的移位寄存器;将从移位寄存器顺次输出的信号作为锁存时钟接收,并将串行提供给数据线的数据信号锁存的多个锁存电路;以及控制电路,其至少接收提供给触发器的移位时钟信号、和触发器的输出信号,并在触发器的输出信号为有效状态时,若提供给触发器的移位时钟向非有效状态转变,其令触发器复位,并将触发器的输出信号设为非有效状态。相位超前延后的触发器使用由时钟线供给的移位时钟的上升沿和下降沿中的一方和另一方、对输入给数据输入端子的信号进行采样输出,并且移位时钟的频率以数据信号转送频率的1/2来动作。
-
公开(公告)号:CN1598966A
公开(公告)日:2005-03-23
申请号:CN200410079810.7
申请日:2004-09-20
Applicant: 夏普株式会社
CPC classification number: G09G3/20 , G09G2300/0408 , G09G2310/0267 , G09G2310/0275 , G09G2310/0289
Abstract: 电平移位器与双向移位寄存器组合起来配置,将双向移位寄存器的起始信号作为启动信号,在该启动信号为High(高电平)的期间使恒定电流流过,激活电平移位部,在启动信号EN为Low(低电平)的期间切断恒定电流,使电平移位部非激活。据此,可以降低像双向移位寄存器的移位方向切换信号那样的不太发生变化的信号的电平移位器中的不必要的电流消耗,同时在该信号发生变化时可以不产生时间延迟地与该变化进行对应。
-
公开(公告)号:CN1545099A
公开(公告)日:2004-11-10
申请号:CN200410059720.1
申请日:2004-06-21
Applicant: 友达光电股份有限公司
Inventor: 尤建盛
Abstract: 一种双向移位寄存器的控制电路,包括多个移位寄存器,及一用以配合每一移位寄存器的双向移位控制电路。每一移位寄存器具有一输入端与一输出端。每一双向移位控制电路包括第一输入端及第二输入端;第一输入端连接到第一移位寄存器的输出端,且第二输入端连接到第二移位寄存器的输出端。另外,双向移位寄存器的控制电路还包括一装置用以提供第一及第二控制电压及一组合电路;其中,第一及第二控制电压具有不同的电压电平,而组合电路根据第一及第二控制电压,提供一指示信号,用以导引一输入信号被传送到相对应的移位寄存器输入端的方向。所述的输入信号由第一或第二移位寄存器提供,而所述的组合电路可选择性地为一NOR门或一NAND门。
-
-
-
-
-
-
-
-
-