-
公开(公告)号:CN109427312B
公开(公告)日:2021-04-06
申请号:CN201810961295.7
申请日:2018-08-22
Applicant: 夏普株式会社
IPC: G09G3/36
Abstract: 本发明防止栅极驱动电路的误动作。栅极驱动电路具备按每一上述扫描线设置的多个选择电路(60),以使得从时钟信号选择一个时钟脉冲并进行扫描信号输出。选择电路(60)具有:晶体管(T1),其输出扫描信号;晶体管(T4),其将输出晶体管(T1)的控制端子的电位控制为低电位;晶体管(T5),其在输出晶体管(T1)没有输出扫描信号时将晶体管(T4)的控制端子的电位控制为高电位;以及晶体管(Tx),其在选择电路(60)中止动作的中止期间中的晶体管(T5)不动作的期间内将晶体管(T4)的控制端子的电位控制为高电位。
-
公开(公告)号:CN101802902B
公开(公告)日:2013-01-23
申请号:CN200880107581.1
申请日:2008-06-19
Applicant: 夏普株式会社
IPC: G09G3/36 , G02F1/133 , G02F1/1345 , G09G3/20
CPC classification number: G09G3/20 , G02F1/13454 , G02F1/1368 , G02F2001/13606 , G09G3/3685 , G09G2310/0275 , G09G2310/0297 , G09G2330/021 , H01L27/124
Abstract: 本发明的目的在于提供一种驱动器单片型显示装置,能够缩小采样电路的电路规模,并且通过从外部施加的视频信号直接驱动源极驱动器,由此能够将功耗抑制为较低。在将显示视频的显示部和驱动显示部的电路形成在相同绝缘性基板上的驱动器单片型显示装置中,对应于构成从外部输入的数字视频信号的多个比特数据分别设置多个采样开关。这些采样开关根据采样信号而被开闭,由此对数字视频信号按每个比特数据进行采样并变换为并行形式,输出到数据线。所输出的数字视频信号通过使数据线的寄生电容充电而被保持。
-
公开(公告)号:CN102484682A
公开(公告)日:2012-05-30
申请号:CN201080037467.3
申请日:2010-07-12
Applicant: 夏普株式会社
IPC: H04N5/357 , H01L27/146 , G09G3/32 , G09G3/36
CPC classification number: H01L27/14643 , G06F3/0412 , G06F3/042 , H04N5/357
Abstract: 减少由馈通引起的存储节点的电位下降,由此使存储电容器的电容变小来谋求传感器灵敏度的提高。在光传感器中,在存储节点(N2)连接着存储电容器(C2)的第1端子和输出与存储节点(N2)的电位相应的信号的MOS晶体管(M1)的栅极。对第1光电二极管(DS)的阳极,在复位期间中提供正偏置的脉冲电压,另一方面,在存储期间和读出期间中提供逆偏置电压。对第2光电二极管(DM)的阳极,在全部的动作期间中提供逆偏置电压。对存储电容器的第2端子,在复位期间和存储期间中,提供将存储节点的电位保持在不足MOS晶体管(M1)的阈值的电压,另一方面,在读出期间中,提供使存储节点(N2)的电位上冲到MOS晶体管(M1)的阈值以上的电压。
-
公开(公告)号:CN100440279C
公开(公告)日:2008-12-03
申请号:CN200510065534.3
申请日:2005-02-05
Applicant: 夏普株式会社
IPC: G09G3/20 , H03K17/693 , G11C19/00
CPC classification number: G09G3/3688 , G11C19/00 , G11C19/28
Abstract: 本发明提供的移位寄存器在每个触发回路(21)处,设置有作为误动作防止回路(22)的相位差检测部(23)和波形时钟信号整形部(24)。相位差检测部(23)可以对各计时时钟信号SCK、SCKB间由于相位偏置产生的波形重合部分实施检测,并且对重合去除后的输出信号A(A1、A2、……)实施生成。波形时钟信号整形部(24)在相对应的触发回路(21)的输出信号Q(Q1、Q2、……)处于高电位状态期间,对由相对应的相位差检测部(23)生成出的输出信号A(A1、A2、……)处于高电位状态的期间实施抽取,并作为输出信号X(X1、X2、……)对位于后段处的触发回路(21)实施置位。如果采用这种构成形式,可以提供出一种即使在输入至移位寄存器处的、彼此相位不同的两个计时时钟信号SCK、SCKB间存在有相位偏差时,也不会出现误动作、可以实施正常动作的移位寄存器,以及配置有这种移位寄存器的显示装置。
-
公开(公告)号:CN1282358C
公开(公告)日:2006-10-25
申请号:CN200310114317.X
申请日:2003-11-12
Applicant: 夏普株式会社
CPC classification number: G09G3/3685 , G09G3/20 , G09G3/2011 , G09G2310/0297
Abstract: 本发明的数据信号线驱动电路中,对转送2相化了的视频信号的2条视频信号线,形成由2条连续连接的数据信号线组成的数据信号线群。构成视频信号取入部的移位寄存器SR、驱动切换电路及波形整形电路驱动各数据信号线,以便在从2条视频信号线分别集中上述数据信号线群并作为1个块时,按该块单位,从该视频信号线向各数据信号线群的数据信号线取入视频信号。这样,可提供一种在进行多相展开时,与高分辨率驱动时相比,可降低低分辨率驱动时的电耗的数据信号线驱动电路。
-
公开(公告)号:CN101336447B
公开(公告)日:2012-02-29
申请号:CN200680052336.6
申请日:2006-11-30
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/3677 , G09G2310/0245 , G09G2310/0286 , G09G2330/027 , G11C19/28
Abstract: 在液晶显示装置(1)中,源极驱动器(4)的移位寄存器用对置位输入端子的有源输入优先于对复位输入端子的有源输入的非同步型的RS触发器构成。在第2工作模式中,通过将第1和第2时钟信号与触发脉冲固定于高电平,进行从液晶面板(2)全部像素(PIX)的放电。
-
公开(公告)号:CN101842969A
公开(公告)日:2010-09-22
申请号:CN200880113587.X
申请日:2008-09-01
Applicant: 夏普株式会社
IPC: H02M3/07
CPC classification number: H02M3/073 , H02M2003/077
Abstract: 本发明的目的在于提供一种电源电路,所述电源电路包含即使是仅使用N沟道型晶体管作为开关元件的结构也不会发生阈值降的电荷泵方式的升压部。当在升压部(11a)的第1电容器(C1)的一端(N4)得到升压后的电压时,升压控制部(11b)将该升压后的电压施加到第3电容器(C3)而进一步地升压,由此使第1晶体管(Q1)处于导通状态,在升压部(11a)的第2电容器(C2)的一端(N2)得到升压后的电压时,将该升压后的电压施加到第4电容器(C4)来进一步地升压,由此使第2晶体管(Q2)处于导通状态。因此,作为输出侧开关元件的第1晶体管和第2晶体管(Q1、Q2)的阈值降被消除。
-
公开(公告)号:CN101821929A
公开(公告)日:2010-09-01
申请号:CN200880110979.0
申请日:2008-07-24
Applicant: 夏普株式会社
IPC: H02M3/07
CPC classification number: H02M3/073
Abstract: 本发明的目的在于提供一种包括即使仅使用N沟道型晶体管作为开关元件也不产生阈值降的电荷泵方式的升压部的电源电路。在驱动部(11b)中生成要施加到升压部(11a)中与电容器(C1)和(C2)的一端分别连接的晶体管(Q1、Q3)和(Q2、Q4)的各栅极端子的控制信号。对驱动部(11b)的电容器(C3、C4)所连接的输入端子(Ti3、Ti4)施加电压在-VDD和VDD之间交替变化的时钟信号DCK2、DCK2B作为使施加到上述电容器(C1、C2)的另一端的时钟信号DCK1、DCK1B进行电平移位的信号(VDD是来自外部的输入电源电压)。由此,该驱动部11b生成电压在VDD和3VDD之间交替变化的信号作为上述控制信号。
-
公开(公告)号:CN1287342C
公开(公告)日:2006-11-29
申请号:CN03108838.4
申请日:2003-03-26
Applicant: 夏普株式会社
CPC classification number: G11C19/00 , G09G3/20 , G09G2300/08 , G09G2310/0267 , G09G2310/0275 , G09G2310/0283 , G09G2310/0286 , G09G2310/08 , G11C19/28
Abstract: 一种移位寄存器及具备该寄存器的显示装置,该移位寄存器具备多级触发器。最末级触发器Fn的复位和最末级前一级触发器Fn-1的复位依据将触发器Fn的输出信号输入触发器Fn-1及触发器Fn来进行。连接触发器Fn上输出信号的输出端子Q和触发器Fn上输出信号的输入端子R的布线上具备使向输出信号的输入端子R的输入延迟的延迟电路。触发器Fn的复位能和前一级触发器Fn-1的复位同时,或在其后进行。以此可防止因触发器不能被复位而引起电路误动作。
-
公开(公告)号:CN1598966A
公开(公告)日:2005-03-23
申请号:CN200410079810.7
申请日:2004-09-20
Applicant: 夏普株式会社
CPC classification number: G09G3/20 , G09G2300/0408 , G09G2310/0267 , G09G2310/0275 , G09G2310/0289
Abstract: 电平移位器与双向移位寄存器组合起来配置,将双向移位寄存器的起始信号作为启动信号,在该启动信号为High(高电平)的期间使恒定电流流过,激活电平移位部,在启动信号EN为Low(低电平)的期间切断恒定电流,使电平移位部非激活。据此,可以降低像双向移位寄存器的移位方向切换信号那样的不太发生变化的信号的电平移位器中的不必要的电流消耗,同时在该信号发生变化时可以不产生时间延迟地与该变化进行对应。
-
-
-
-
-
-
-
-
-