多路复用型显示驱动电路

    公开(公告)号:CN105810173B

    公开(公告)日:2018-08-14

    申请号:CN201610379791.2

    申请日:2016-05-31

    发明人: 马亮 赵莽

    IPC分类号: G09G3/36

    摘要: 本发明提供一种多路复用型显示驱动电路,设置有多个驱动单元,每一驱动单元均设有三个多路复用模块,每一多路复用模块均包括两个开关元件,通过第一分路控制信号与第二分路控制信号控制第一多路复用模块的两个开关元件交替导通,第三分路控制信号控制第二及第三多路复用模块的两个开关元件交替导通,使得数据信号依次输入到第一、第二、第三、及第四数据线,从而用三个分路控制信号实现数据信号的一分四,与现有技术相比,减少了分路控制信号的数量,同时通过采用CMOS传输门作为多路复用模块中的开关元件,能够有效地减少多路复用模块的等效导通电阻,减少控制信号IC的负载,使输出的数据信号稳定,消除像素的馈穿效应。

    时钟信号传输电路及驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN106548748A

    公开(公告)日:2017-03-29

    申请号:CN201710066108.4

    申请日:2017-02-06

    IPC分类号: G09G3/20

    摘要: 本发明的实施例提供时钟信号传输电路及驱动方法、栅极驱动电路、显示装置。时钟信号传输电路包括:输入模块、上拉模块、复位模块、下拉控制模块、下拉模块以及上拉保持模块。输入模块用于使得上拉点处的电压有效。上拉模块用于将时钟信号端耦接到输出信号端。复位模块用于将第一电压端耦接到上拉点。下拉控制模块用于选择地将第一电压端和第二电压端中的一个耦接到下拉点。下拉模块用于将第一电压端耦接到输出信号端。上拉保持模块用于在上拉点处的电压的控制下,将第三电压端耦接到上拉点。根据本发明的实施例,能够在显示画面之前,断开时钟信号源与栅极驱动电路中的各个单元,防止时钟信号线上的不期望的高电压造成的栅极驱动电路的误动作。