-
公开(公告)号:CN110738950B
公开(公告)日:2022-11-08
申请号:CN201911013927.8
申请日:2019-10-23
Applicant: 友达光电股份有限公司 , 林志隆
Abstract: 一种脉冲产生电路包含输入电路、稳压电路、上拉电路及下拉电路。输入电路耦接第一电压源、第二电压源及节点,输入电路用以接收第一输入信号或第二输入信号,并根据第一输入信号或第二输入信号决定节点的电压。稳压电路耦接节点、第一电压源及第二电压源,稳压电路用以接收节点的电压或第二输入信号,根据节点的电压或第二输入信号维持输出端的电压。上拉电路耦接节点、第三电压源及输出端,上拉电路用以接收节点的电压,上拉电路根据节点的电压,将第三电压源的电压输出到输出端。下拉电路耦接输出端及第二电压源,下拉电路用以接收第二输入信号,下拉电路根据第二输入信号,将第二电压源的电压输出到输出端。
-
公开(公告)号:CN105890749B
公开(公告)日:2018-06-29
申请号:CN201610321193.X
申请日:2016-05-13
Applicant: 友达光电股份有限公司
IPC: G01J1/44
CPC classification number: G01J1/0214 , G01J1/0488 , G01J1/46 , G01J2001/4473 , G06F3/0304 , G06F3/042
Abstract: 一种光感测电路与应用此光感测电路的显示面板,该光感测电路,借由配置多个光感测元件彼此的电性连接方式来实现环境光不敏感的光感测电路或是提供对特定频域范围敏感的光感测电路。其中,多个光感测元件所敏感的光线频域范围互不相同。本发明还公开了应用此光感测电路的显示面板。
-
公开(公告)号:CN103123554B
公开(公告)日:2016-04-06
申请号:CN201310021458.0
申请日:2013-01-21
Applicant: 友达光电股份有限公司
IPC: G06F3/042
Abstract: 本发明揭露一种光感测电路,其包括有电容、感光单元、读取晶体管以及开关晶体管。其中电容储存初始电压;读取晶体管回应栅极信号而开启,以传输电容经由电容与感光单元之间放电后的端电压;感光单元回应光信号,俾使电容的初始电压经由电容与感光单元之间放电;开关晶体管回应控制信号以控制电容的初始电压与感光单元的电性导通时间。
-
公开(公告)号:CN101840286A
公开(公告)日:2010-09-22
申请号:CN201010170291.0
申请日:2010-04-30
Applicant: 友达光电股份有限公司
Abstract: 本发明实施例提供一种触控面板,该触控面板包括多条驱动线、多条感测线以及多个感测单元。感测线与驱动线相互交叉设置。感测单元排列成阵列,且每个感测单元分别电性耦接于一对应的驱动线以及一对应的感测线。其中,驱动线与感测线二者之一的走线经过触控面板的相对两侧,且驱动线与感测线二者之另一的走线只经过触控面板的一侧。通过本发明实施例,可极大地减小RC负载,避免信号的衰减。
-
公开(公告)号:CN100517511C
公开(公告)日:2009-07-22
申请号:CN200510056512.0
申请日:2005-03-18
Applicant: 友达光电股份有限公司
Abstract: 一种移位缓存器,移位缓存器包括至少一移位缓存单元,且移位缓存单元包括输入端、输入单元、输出端、至少一第一薄膜晶体管以及至少一第二薄膜晶体管。输入单元依据第一时钟信号,经由输入端接收输入信号,并输出切换控制信号。第一薄膜晶体管的栅极耦接至输入单元,用以接收切换控制信号,其源极耦接至输出端,以及其漏极接收第二时钟信号。第二薄膜晶体管的漏极与栅极与输出端耦接,其源极耦接输入单元。
-
公开(公告)号:CN100353248C
公开(公告)日:2007-12-05
申请号:CN200510082152.1
申请日:2005-07-04
Applicant: 友达光电股份有限公司
IPC: G02F1/136 , H01L29/786
Abstract: 一种像素结构,包括形成于基板上的薄膜晶体管与储存电容,薄膜晶体管具有栅极电极以及有源层,有源层至少包括源极区以及漏极区,且源极区以及漏极区掺杂第一掺杂物;以及储存电容,形成于基板上,储存电容具有下电极以及上电极,下电极掺杂第二掺杂物,第一掺杂物以及第二掺杂物为相异型,且源极区以及漏极区与下电极不相连。
-
公开(公告)号:CN1917089A
公开(公告)日:2007-02-21
申请号:CN200610153622.3
申请日:2006-09-12
Applicant: 友达光电股份有限公司
Inventor: 尤建盛
IPC: G11C19/28
CPC classification number: G11C19/28
Abstract: 一种禁止电路包括第一输入端、第二输入端、输出端、第一参考导线、第二参考导线以及第一至第六晶体管。第一参考导线接收第一电压,且第二参考导线接收第二电压。禁止电路耦接动态移位寄存单元,动态移位寄存单元具有接收输入脉冲的输入端以及输出移位脉冲的输出端。禁止电路于输入脉冲期间或输出脉冲期间产生输出信号,其中,输入脉冲期间受来自禁止电路的第一输入端的一第一输入信号所影响,且输出脉冲期间受来自该禁止电路的第二输入端的第二输入信号所影响。
-
公开(公告)号:CN1825491A
公开(公告)日:2006-08-30
申请号:CN200610058927.6
申请日:2006-03-08
Applicant: 友达光电股份有限公司
Inventor: 尤建盛
Abstract: 一种动态移位暂存电路,是提出一电路的设计,以降低动态移位暂存电路中,二相邻输出脉波的重叠现象;俾当应用在模拟取样和保持(Sample-and-Hold)电路的控制信号时,由于相邻输出脉波的严重重叠而导致的取样数据失真状况,得有效改善。
-
公开(公告)号:CN1811893A
公开(公告)日:2006-08-02
申请号:CN200610009483.7
申请日:2006-02-23
Applicant: 友达光电股份有限公司
Abstract: 一种显示器,其包括一像素阵列、多条数据总线及一驱动电路。像素阵列包括多条数据线和多个像素。其中,这些像素与这些数据线电连接,且这些数据线与这些数据总线电连接。驱动电路依序接收多批图像数据,并将该多批图像数据转换为像素电压,这些像素电压分别由对应的输出端输出。
-
公开(公告)号:CN110823366B
公开(公告)日:2022-03-01
申请号:CN201911053620.0
申请日:2019-10-31
Applicant: 友达光电股份有限公司 , 林志隆
IPC: G01J1/42
Abstract: 一种光感测电路,包含第一感光元件、第二感光元件、第三感光元件、电容及取样电路。第一感光元件、第二感光元件及第三感光元件分别被第一滤光元件、第二滤光元件及第三滤光元件覆盖。第一感光元件耦接于电容、取样电路及第三感光元件。第二感光元件耦接于第一感光元件,用以接收第一感测信号。第三感光元件耦接于第一感光元件及电压源之间。
-
-
-
-
-
-
-
-
-