移位寄存器电路及设有该电路的图像显示装置

    公开(公告)号:CN101026012B

    公开(公告)日:2010-12-22

    申请号:CN200710085855.9

    申请日:2007-02-25

    Inventor: 飞田洋一

    CPC classification number: G11C19/28 G11C19/184

    Abstract: 在移位寄存器电路中,抑制伴随于动作的高速化的驱动能力的下降。移位寄存器电路中设有:在输出端子(OUT)与时钟端子(CK)之间的晶体管(Q1)、在输出端子(OUT)与第1电源端子(s1)之间的晶体管(Q2)、在晶体管(Q1)的栅与第2电源端子(s2)之间的晶体管(Q3)。而且设有:基于输入至第1输入端子(IN1)的信号,将晶体管(Q3)的栅极节点充电的晶体管(Q8);基于输入至第2输入端子(IN2)的信号,将充电后的晶体管(Q3)的栅极节点升压的电容元件(C2)。

    移位寄存器电路和具备该电路的图像显示装置

    公开(公告)号:CN100583297C

    公开(公告)日:2010-01-20

    申请号:CN200710086396.6

    申请日:2007-03-15

    Inventor: 飞田洋一

    CPC classification number: G11C19/28

    Abstract: 本发明的目的在于抑制电力消耗的上升,同时防止移位寄存器电路的误动作,从而提高动作可靠性。其中,单位移位寄存器电路具有向输出端子供给低电位侧电源电位的第1、第2晶体管。第1控制端子和第2控制端子上分别输入互补的第1控制信号和第2控制信号。第1晶体管与第1控制端子之间由第3晶体管连接,第2晶体管与第2控制端子之间由第4晶体管连接,该第3、第4晶体管的漏极相互交叉连接到对方的栅极。

    可有效放大小振幅信号的振幅的电平转换电路

    公开(公告)号:CN100571037C

    公开(公告)日:2009-12-16

    申请号:CN200410059775.2

    申请日:2004-06-17

    Inventor: 飞田洋一

    CPC classification number: H03K17/223 H03K19/01714 H03K19/018507

    Abstract: 本发明提供一种可有效放大小振幅信号的振幅的电平转换电路。经电容元件(8)根据输入信号IN来驱动驱动输出节点(2)的N沟道驱动晶体管(6)的栅极(9)。通过将该驱动晶体管(6)的源极节点(4)的电压作为输出信号输出到输出节点,而可进行具有电压比其源极节点电压(-VL)高的电压(VDD和GND)的输入信号IN的低电平电压的电平转换。可降低电平转换电路的工序数,可实现可进行任意逻辑电平输入信号的电平转换的电平转换电路。

    移位寄存器电路以及包括该移位寄存器电路的图像显示装置

    公开(公告)号:CN101221818A

    公开(公告)日:2008-07-16

    申请号:CN200710300398.0

    申请日:2007-09-30

    Inventor: 飞田洋一

    CPC classification number: G11C19/28

    Abstract: 本发明提供一种可高速动作的移位寄存器电路。该移位寄存器电路包括:将时钟信号CLK供给第一输出端子OUT的晶体管Q1;将第一输出端子OUT进行放电的晶体管Q2;将上述时钟信号CLK供给第二输出端子OUTD的晶体管QD1;以及,将第二输出端子OUTD进行放电的晶体管QD2。晶体管Q1,QD1的栅极共同连接到节点N1,晶体管Q2,QD2的栅极共同连接到节点N2。节点N1的充电是通过连接在该节点N1和第一输入端子IN之间且栅极连接到第二输入端子IND的晶体管Q3来实施的。

    移位寄存器电路及具备它的图像显示装置

    公开(公告)号:CN1992086A

    公开(公告)日:2007-07-04

    申请号:CN200610156262.2

    申请日:2006-12-28

    Abstract: 本发明提供一种移位寄存器电路,其目的是为了提高移位寄存器电路的驱动能力。该移位寄存器电路在输出级包括:输出端子OUT和第1时钟端子A之间的晶体管Q1;以及输出端子OUT和第1电源端子s1之间的晶体管Q2。晶体管Q6、Q7构成反相器,将晶体管Q2的栅极的电平进行反转,输出到就晶体管Q1的栅极。在晶体管Q1的栅极和晶体管Q7的栅极之间设置有由晶体管Q8、Q9构成的隔离电路。晶体管Q8为二极管连接,当晶体管Q1的栅极与晶体管Q7的栅极相比变为高电位时,两者之间被电隔离。

    移位寄存器电路及具备它的图像显示装置

    公开(公告)号:CN1841565A

    公开(公告)日:2006-10-04

    申请号:CN200610004613.8

    申请日:2006-01-26

    CPC classification number: G11C19/28 G09G3/3677 G11C19/184

    Abstract: 提供可防止泄漏电流导致的误动作的移位寄存器电路以及搭载它的显示装置。在移位寄存器电路的输出级,具有在输出端子OUT-第1时钟端子A间连接的晶体管T1和在输出端子OUT-地GND间连接的晶体管T2。晶体管T1的栅极(结点N1)-地GND间连接有串联连接的晶体管T4、T7。晶体管T4、T7间的结点N3经由晶体管T8与电源VDM连接。由于晶体管T8的栅极与结点N1连接,若晶体管T4、T7截止,结点N1的电平上升,则晶体管T8导通,对结点N3施加规定的电压。

    分频电路、电源电路及显示装置

    公开(公告)号:CN1835365A

    公开(公告)日:2006-09-20

    申请号:CN200610058828.8

    申请日:2006-03-01

    CPC classification number: H02M3/07 G09G3/3696 G09G2330/028 H03B19/14

    Abstract: 本发明对采用低温多晶硅工艺的驱动电路一体型显示装置,提供工作容限大的分频电路。构成分频电路(50)的级联的单位分频电路FD1~FDn之中,对初级单位分频电路(FD1)附加电平移位器(60)和电荷泵电路(70)。电荷泵电路(70)基于点时钟信号(信号DCLK)将输入电压升压并生成升压电压,并向初级单位分频电路(FD1)供给,初级单位分频电路(FD1)用升压电压来驱动,因此提高了电流驱动能力。通过提高被输入频率较大的点时钟信号的初级单位分频电路(FD1)的驱动能力,能够增大分频电路(50)的工作容限。

    显示装置
    8.
    发明公开

    公开(公告)号:CN1811874A

    公开(公告)日:2006-08-02

    申请号:CN200610007182.0

    申请日:2006-01-26

    Inventor: 飞田洋一

    Abstract: 本发明获得减小数据线充放电的耗电及比较电路的耗电,并能减小因比较电路延迟时间而产生偏压的显示装置。本发明中,比较器(10a)将当前写入周期中输入的输入电压(VIN)和之前的写入周期中设定的数据线(DL)的电压(输出电压(VOUT))比较。然后,基于比较器(10a)的比较结果,开关(SW5、SW7)中一个导通,从而设有恒流源(15)的充电电路和设有恒流源(16)的放电电路中一个电路与节点(N12)连接。因此,能够将之前的写入周期中写入数据线(DL)的电压有效利用在当前写入周期中,因此能够减小因数据线(DL)充放电而产生的耗电。

    低消耗电流的驱动电路
    9.
    发明授权

    公开(公告)号:CN1260889C

    公开(公告)日:2006-06-21

    申请号:CN03106033.1

    申请日:2003-02-20

    Inventor: 飞田洋一

    Abstract: 驱动电路(20)具备第1电平移位电路(21),输出比输入电位(VI)高规定电压(|VTP|+VTN)的电位(V22);工作电路(30),向输出节点(N30)输出比第1电平移位电路(21)的输出电位(V22)低规定电压(|VTP|+VTN)的电位(VI);第2电平移位电路(25),输出比输入电位(VI)低规定电压(|VTP|+VTN)的电位(V27);非工作电路(33),向输出节点(N30)输出比第2电平移位电路(25)的输出电位(V27)高规定电压(|VTP|+VTN)的电位(VI);和电容(29),连接在第1和第2电平移位电路(21、25)的输出节点(N22、N27)之间。因此,直通电流小。

    振幅变换电路
    10.
    发明授权

    公开(公告)号:CN1258878C

    公开(公告)日:2006-06-07

    申请号:CN02803843.6

    申请日:2002-02-26

    Inventor: 飞田洋一

    CPC classification number: H03K3/356113 G09G2310/0289 H03K17/063

    Abstract: 本电平移动装置(3)具备:用于锁存第1和第2输出结点(N5、N6)的第1和第2的P型TFT(5、6)与第1和第2的N型TFT(7、8);用于设定第1和第2输出结点(N5、N6)电平的第3和第4的N型TFT(9、10);响应输入信号(VI)的下降边和上升边,把高于输入信号(VI)的振幅电压(3V)的电压(约6V)分别加到第3和第4的N型TFT(9、10)的栅极-源极间的第1和第2电阻元件(11、12)与第1和第2电容(13、14)。

Patent Agency Ranking