数字模拟转换器
    1.
    发明授权

    公开(公告)号:CN103516368B

    公开(公告)日:2016-12-21

    申请号:CN201210314093.6

    申请日:2012-08-29

    Abstract: 一种数字模拟转换器,响应灰阶值的多个数值产生对应的多个电压。数字模拟转换器包括解码装置及运算放大器。解码装置于灰阶值中w个最重要位元(Most Significant Bit,MSB)相同时,提供电平相同的第一至第三输出电压;于w个MSB不相同时,响应于灰阶值中紧邻w个MSB的x个MSB提供第一中间电压及第二中间电压,并选择性地控制第一至第三输出电压为第一及第二中间电压其中之一。运算放大器根据第一至第三输出电压内插得到像素电压,其中w及x之和小于或等于灰阶值的位元数。

    串行数据流的取样频率选择模块

    公开(公告)号:CN102750246B

    公开(公告)日:2015-01-28

    申请号:CN201110215211.3

    申请日:2011-07-26

    CPC classification number: G06F13/4291 H04L7/0004 H04L7/0337 H04L7/046

    Abstract: 本发明为一种串行数据流的取样频率选择模块。该取样频率选择模块包含一多组相位产生电路、一取样电路、一比较单元和一逻辑运算单元。该多组相位产生电路产生一参考频率信号的多个不重迭的频率相位。该相位选择电路选择一校正模式下的取样频率相位。该取样电路根据该取样频率相位对该串行数据流进行多次取样以产生多个取样值。该比较单元比较这些取样值与该串行数据流的差异,以此更新多个旗标信号。该逻辑运算单元根据这些旗标信号以进行一逻辑运算,以此自这些频率相位中选择一正常运作模式下的取样频率相位。

    驱动电路及输出缓冲器
    3.
    发明授权

    公开(公告)号:CN102096220B

    公开(公告)日:2012-10-10

    申请号:CN200910246285.6

    申请日:2009-12-15

    Abstract: 本发明提供了一种输出缓冲器,包括第一交换电路及缓冲器。第一交换电路接收第一及第二输入信号。缓冲电路包括第一及第二输入级、第一及第二输出级与第二交换电路。第一及第二输入级耦接至第一交换电路。第一及第二输出级耦接至第二交换电路。第二交换电路耦接至第一及第二输入级,并耦接至第一及第二输出级,选择性地将第一及第二输入级其中之一耦接至第一输出级,并选择性地将第一及第二输入级其中的另一耦接至第二输出级。第一交换电路更选择性地将第一及第二输入信号其中之一提供至第一输入级,并选择性地将第一及第二输入信号其中的另一提供至第二输入级。本发明还提供了一种应用于电子显示装置中的驱动电路。

    串行数据流的取样频率选择方法

    公开(公告)号:CN102984104A

    公开(公告)日:2013-03-20

    申请号:CN201110308469.8

    申请日:2011-10-09

    CPC classification number: H04L25/068

    Abstract: 本发明提供一种串行数据流的取样频率选择方法,该串行数据流具有在一固定时间周期内变化的数据速率。根据本发明的取样频率选择方法包含以下步骤:在该串行数据流的该固定时间周期内产生M个具有相同时间间隔的区间信号,根据每一区间信号的一上升缘产生N个连续的频率相位,依序选择对应不同区间信号的N个连续的频率相位中的其中一者为一取样频率相位,以该取样频率相位对该串行数据流进行多次取样,借以产生一标记信号,重复该选择和取样步骤以产生对应不同区间信号的N个标记信号,以及根据对应不同区间信号的N个标记信号选择一最终取样频率相位。本发明可大幅提升取样值的取样完整度和可靠度。

    串行数据流的取样频率选择模块

    公开(公告)号:CN102750246A

    公开(公告)日:2012-10-24

    申请号:CN201110215211.3

    申请日:2011-07-26

    CPC classification number: G06F13/4291 H04L7/0004 H04L7/0337 H04L7/046

    Abstract: 本发明为一种串行数据流的取样频率选择模块。该取样频率选择模块包含一多组相位产生电路、一取样电路、一比较单元和一逻辑运算单元。该多组相位产生电路产生一参考频率信号的多个不重迭的频率相位。该相位选择电路选择一校正模式下的取样频率相位。该取样电路根据该取样频率相位对该串行数据流进行多次取样以产生多个取样值。该比较单元比较这些取样值与该串行数据流的差异,以此更新多个旗标信号。该逻辑运算单元根据这些旗标信号以进行一逻辑运算,以此自这些频率相位中选择一正常运作模式下的取样频率相位。

    驱动电路及输出缓冲器
    6.
    发明公开

    公开(公告)号:CN102096220A

    公开(公告)日:2011-06-15

    申请号:CN200910246285.6

    申请日:2009-12-15

    Abstract: 本发明提供了一种输出缓冲器,包括第一交换电路及缓冲器。第一交换电路接收第一及第二输入信号。缓冲电路包括第一及第二输入级、第一及第二输出级与第二交换电路。第一及第二输入级耦接至第一交换电路。第一及第二输出级耦接至第二交换电路。第二交换电路耦接至第一及第二输入级,并耦接至第一及第二输出级,选择性地将第一及第二输入级其中之一耦接至第一输出级,并选择性地将第一及第二输入级其中的另一耦接至第二输出级。第一交换电路更选择性地将第一及第二输入信号其中之一提供至第一输入级,并选择性地将第一及第二输入信号其中的另一提供至第二输入级。本发明还提供了一种应用于电子显示装置中的驱动电路。

    用于配合信号输出电路的控制装置和控制方法及视频系统

    公开(公告)号:CN101610080A

    公开(公告)日:2009-12-23

    申请号:CN200810127128.9

    申请日:2008-06-19

    Abstract: 本发明披露一种用于配合信号输出电路的控制装置。该信号输出电路设置于电子系统中。该控制装置包含检测电路、开关以及控制电路。该检测电路用于检测该电子系统中是否存在异常状况。该开关电连接于信号接收点与该信号输出电路之间。该控制电路电连接于该检测电路及该开关之间,一旦该检测电路判定该电子系统中存在该异常状况,该控制电路将该开关设定为高阻抗状态。

    移位寄存器与移位寄存装置

    公开(公告)号:CN101303894A

    公开(公告)日:2008-11-12

    申请号:CN200710106823.2

    申请日:2007-05-10

    Abstract: 一种移位寄存器,用于一数据驱动器。本发明的移位寄存器包括一移位寄存单元。移位寄存单元选择性地接收一时钟脉冲。移位寄存单元包括一个触发器及一第一选择电路。第一选择电路依据一第一选择信号,选择性地传送时钟脉冲至触发器。其中,当触发器接收使能的数据信号前,第一选择电路依据第一选择信号传送时钟脉冲至触发器,使得触发器得以正确地依据时钟脉冲输出使能的数据信号。

    串行数据流的取样频率选择方法

    公开(公告)号:CN102984104B

    公开(公告)日:2015-06-17

    申请号:CN201110308469.8

    申请日:2011-10-09

    CPC classification number: H04L25/068

    Abstract: 本发明提供一种串行数据流的取样频率选择方法,该串行数据流具有在一固定时间周期内变化的数据速率。根据本发明的取样频率选择方法包含以下步骤:在该串行数据流的该固定时间周期内产生M个具有相同时间间隔的区间信号,根据每一区间信号的一上升缘产生N个连续的频率相位,依序选择对应不同区间信号的N个连续的频率相位中的其中一者为一取样频率相位,以该取样频率相位对该串行数据流进行多次取样,借以产生一标记信号,重复该选择和取样步骤以产生对应不同区间信号的N个标记信号,以及根据对应不同区间信号的N个标记信号选择一最终取样频率相位。本发明可大幅提升取样值的取样完整度和可靠度。

    源极驱动器的输出缓冲器
    10.
    发明授权

    公开(公告)号:CN102737593B

    公开(公告)日:2014-11-19

    申请号:CN201110103220.3

    申请日:2011-04-18

    CPC classification number: H03F3/45183 G09G3/3674 G09G2310/0291

    Abstract: 本发明公开一种源极驱动器的输出缓冲器。输出缓冲器包含缓冲器输入端、缓冲器输出端、差动输入级、偏压电流源、输出级、补偿电容及比较器。输出级与比较器均工作于模拟工作电压与接地电压之间。比较器比较输入电压与输出电压并根据比较结果输出控制信号至偏压电流源,以控制偏压电流源所输出的偏压电流,提升输出缓冲器的电压转换速率。

Patent Agency Ranking