数模转换器中的最低有效位动态元件匹配

    公开(公告)号:CN109586723A

    公开(公告)日:2019-04-05

    申请号:CN201811064111.3

    申请日:2018-09-12

    CPC classification number: H03M1/0641 H03M1/066 H03M1/68 H03M1/745 H03M1/662

    Abstract: 一种用于数模转换的电路(图1、图2、图3、图4)包括第一数模转换器((DAC)105/205/305)、第二DAC(206/306/406)及输出节点(108/208/308/408)。该第一DAC(105/205/305)从分段为用于该第一DAC(105/205/305)的数字输入的最高有效位的第一组(125-127)和用于该数字输入的最低有效位的第二组(121-124)的多个第一电荷源(121-127)提供电荷。抖动(202/302)被添加到该第一DAC(105/205/305)的数字输入并且用作该第二DAC(206/306/406)的唯一数字输入。在该输出节点(108/208/308/408)处从该第一DAC(105/205/305)的模拟输出中减去来自该第二DAC(206/306/406)的模拟输出以便抵消被添加到该第一DAC(105/205/305)的抖动(202/302)。

    带有加权电阻元件的数-模转换器电路系统、方法和设备

    公开(公告)号:CN103688467B

    公开(公告)日:2017-02-15

    申请号:CN201280033547.0

    申请日:2012-07-06

    Inventor: M·D·希恩科

    CPC classification number: H03M1/808 H03M1/0863 H03M1/68 H03M1/74

    Abstract: 描述了数-模转换器电路系统(102)。数-模转换器电路系统(102)包括多个加权电阻元件104a,104n)。第一加权电阻元件(104a)包括耦合到参考电压(118)的开关(106a)。该第一加权电阻元件(104a)还包括耦合到该开关(106a)的T网络(110)。该T网络(110)将该第一加权电阻元件(104a)的第一响应速度与经不同地加权的电阻元件(104n)的响应速度近似地均衡。

    数字模拟转换器
    4.
    发明授权

    公开(公告)号:CN103516368B

    公开(公告)日:2016-12-21

    申请号:CN201210314093.6

    申请日:2012-08-29

    Abstract: 一种数字模拟转换器,响应灰阶值的多个数值产生对应的多个电压。数字模拟转换器包括解码装置及运算放大器。解码装置于灰阶值中w个最重要位元(Most Significant Bit,MSB)相同时,提供电平相同的第一至第三输出电压;于w个MSB不相同时,响应于灰阶值中紧邻w个MSB的x个MSB提供第一中间电压及第二中间电压,并选择性地控制第一至第三输出电压为第一及第二中间电压其中之一。运算放大器根据第一至第三输出电压内插得到像素电压,其中w及x之和小于或等于灰阶值的位元数。

    电流输出电路
    5.
    发明公开

    公开(公告)号:CN105867498A

    公开(公告)日:2016-08-17

    申请号:CN201511001588.3

    申请日:2015-12-28

    Inventor: 不破幸祐

    Abstract: 本申请涉及电流输出电路。提供了一种电流输出电路1,其包括:伪正弦波分离电路11,将由数字代码Din表示的伪正弦波分离为由数字信号D1和D2所表示的两个伪半波;DA转换器113,将由数字信号D1表示的伪半波转换为模拟半波信号V1;DA转换器114,将由数字信号D2表示的伪半波转换为模拟半波信号V2;以及电压-电流转换电路12,将半波信号V1和V2的电压转换为电流并且输出通过合并所述电流而获得的电流Iout。

    带有加权电阻元件的数-模转换器电路系统

    公开(公告)号:CN103688467A

    公开(公告)日:2014-03-26

    申请号:CN201280033547.0

    申请日:2012-07-06

    Inventor: M·D·希恩科

    CPC classification number: H03M1/808 H03M1/0863 H03M1/68 H03M1/74

    Abstract: 描述了数-模转换器电路系统(102)。数-模转换器电路系统(102)包括多个加权电阻元件(104a,104n)。第一加权电阻元件(104a)包括耦合到参考电压(118)的开关(106a)。该第一加权电阻元件(104a)还包括耦合到该开关(106a)的T网络(110)。该T网络(110)将该第一加权电阻元件(104a)的第一响应速度与经不同地加权的电阻元件(104n)的响应速度近似地均衡。

    数字线性发送器架构
    7.
    发明授权

    公开(公告)号:CN101647202B

    公开(公告)日:2013-01-09

    申请号:CN200780051667.2

    申请日:2007-12-14

    CPC classification number: H03M1/68 H03M1/745 H03M3/50 H03M7/3004

    Abstract: 一种用于射频信号的数字至模拟转换的数字线性发送器。所述发送器包括无线装置的发送路径中的德尔塔西格玛(Δ∑)数字至模拟转换器(DAC)和加权信号数字至模拟转换器来降低对相对大的模拟部件的依赖。Δ∑DAC转换过采样的信号的最低有效位,而加权的信号数字至模拟转换器转换过采样的信号的最高有效位。发送器核心包括用于提供过采样的调制的数字信号的部件,该数字信号随后在产生对应的模拟信号之前经受过采样的信号的第一阶滤波。所述设备和方法在无线RF装置的发送器核心架构中减少了模拟部件并且增加了数字部件。

    数字模拟变换电路、数据驱动器及显示装置

    公开(公告)号:CN101419769A

    公开(公告)日:2009-04-29

    申请号:CN200810169101.6

    申请日:2008-10-27

    Inventor: 土弘 奥苑登

    CPC classification number: G09G3/3688 G09G2310/027 H03M1/661 H03M1/68 H03M1/76

    Abstract: 一种数字模拟变换电路、数据驱动器及显示装置,可针对多比特化而抑制参照电压的数的增加,实现省面积(低成本),谋求画质的提高。对于第1至第(2×h+1)(此处,h为给定的正整数)参照电压,按由第(2×j-1)个(此处,j为1~h的给定的正整数)的h个参照电压构成的第1参照电压小组(21)、由第(2×j)个的h个参照电压构成的第2参照电压小组(22)和由第(2×j+1)个的h个参照电压构成的第3参照电压小组(23)进行编组,具备:第1辅助解码器(111)、第2辅助解码器(112)、第3辅助解码器(113)、第4辅助解码器(13)和放大电路(30)。

    控制数据的处理方法及装置

    公开(公告)号:CN101202616A

    公开(公告)日:2008-06-18

    申请号:CN200710032457.0

    申请日:2007-12-14

    Inventor: 储育红

    CPC classification number: H03M1/68 H03L7/08 H03M1/822

    Abstract: 本发明公开了一种控制数据的处理方法,包括对锁相环路中位数高于DAC器件位数的控制数据进行划分,划分为位数与所述DAC器件位数相等的高位控制数据、低位控制数据,计算所述高位控制数据值加一给定值后对应的脉冲部分、高位控制数据值对应的非脉冲部分在PWM信号周期中分别所占时间长度,并发送所述PWM信号到所述DAC器件进行处理。本发明还公开了一种控制数据处理装置。采用本发明,可实现采用PWM功能以低位数的DAC器件实现高位数DAC器件的功能,降低成本,且简单易行。

    数字模拟转换器
    10.
    发明公开

    公开(公告)号:CN101192831A

    公开(公告)日:2008-06-04

    申请号:CN200710194853.3

    申请日:2007-11-27

    Inventor: 张耀光 王凌沄

    CPC classification number: H03M1/68 H03M1/76

    Abstract: 一种数字模拟转换器,至少包含一电阻串区、一第一数字模拟转换器区、一第二数字模拟转换器区、一多工器和一运算放大器。电阻串区提供一第一电压级群组和一第二电压级群组。当输入字组对应到的电压级在第一电压级群组的范围里时,第一数字模拟转换器区根据输入字组提供一输出电压。第二数字模拟转换器区根据剩余位提供一第二与一第三电压级。多工器与第二数字模拟转换器区相连,根据最低位从第一与第二电压级提供一中间电压。运算放大器将中间电压与第一和第二电压级的其中一者做平均处理以产生一输出电压。

Patent Agency Ranking