抑制浮体效应的SOIMOS器件结构的制作方法

    公开(公告)号:CN101916726A

    公开(公告)日:2010-12-15

    申请号:CN201010220198.6

    申请日:2010-07-06

    CPC classification number: H01L29/78654 H01L29/78612

    Abstract: 本发明公开了一种抑制SOI浮体效应的MOS结构的制作方法。本发明方法制作的SOI MOS结构,其有源区包括:体区、N型源区、N型漏区、重掺杂P型区;其N型源区由硅化物和与之相连的N型Si区两部分组成;所述重掺杂P型区位于硅化物与绝缘埋层之间,并分别与硅化物、体区、绝缘埋层及浅沟槽隔离结构相接触。制作时先通过离子注入的方法形成重掺杂P型区,再在源区的部分表面形成一层金属,通过热处理使金属与其下的Si材料反应生成硅化物。本发明通过硅化物与下方的重掺杂P区形成欧姆接触,释放SOI MOS器件在体区积累的空穴,从而抑制SOI MOS器件的浮体效应,并具有不增加芯片面积,制造工艺简单与常规CMOS工艺相兼容等优点。

    具有绝缘埋层的混合晶向应变硅衬底制备方法

    公开(公告)号:CN101692436A

    公开(公告)日:2010-04-07

    申请号:CN200910197073.3

    申请日:2009-10-13

    Abstract: 一种具有绝缘埋层的混合晶向应变硅衬底制备方法,包括如下步骤:提供一半导体衬底,所述半导体衬底包括第一锗硅层与支撑衬底,所述第一锗硅层具有第一晶向,支撑衬底具有第二晶向;在第一锗硅层中形成生长窗口;在生长窗口侧壁的表面形成侧墙;在生长窗口中外延生长第二锗硅层;抛光第一与第二锗硅层;注入氧离子至半导体衬底中并退火;在第一与第二锗硅层表面生长具有第一应变硅层与第二应变硅层。本发明的优点在于,保证了所有的器件层的下方都有绝缘埋层,以实现器件层和衬底之间的介质隔离。并且能够保持应变硅的应变程度,避免其在后续工艺中由于环境的变化而发生晶格的弛豫,导致应变特性丧失。

    一种制备混合晶向半导体衬底的方法

    公开(公告)号:CN101609800A

    公开(公告)日:2009-12-23

    申请号:CN200910053504.9

    申请日:2009-06-19

    Abstract: 一种制备混合晶向半导体衬底的方法,包括如下步骤:提供键合衬底,所述键合衬底包括剥离层、第一半导体层以及腐蚀停止层;提供第二半导体支撑衬底,所述第二半导体支撑衬底表面具有第二晶面;在第一半导体层或者第二半导体支撑衬底表面形成媒介层,或者在第一半导体层和第二半导体支撑衬底的表面均形成媒介层;将第二半导体支撑衬底与键合衬底键合;采用选择性腐蚀工艺除去剥离层和腐蚀停止层;对键合后衬底进行退火。本发明的优点在于,利用高温退火消除键合界面的由亲水键合导致的自然氧化层的办法,能够制备出全局混合晶向体硅衬底,并且该全局混合晶向半导体衬底的表面半导体层具有良好的厚度均匀性。

    一种实现碳纳米管薄膜阴极图形化场致发射显示的方法

    公开(公告)号:CN100446158C

    公开(公告)日:2008-12-24

    申请号:CN200510111624.1

    申请日:2005-12-16

    Abstract: 本发明提供一种简单而有效的方法来实现印刷法制备的CNT薄膜阴极的图形化场致发射显示,其特征在于首先将直接印刷整片的碳纳米管薄膜,通过热处理工艺去除印刷过程中的有机添加物得到整片的碳纳米管薄膜阴极,然后通过机械的表面图形转移法使需要显示的图形转移到碳纳米管薄膜阴极表面,从而实现印刷法制备的碳纳米管阴极图形化场致发射显示;本发明提供的方法不需图形化的印刷模版,也不需要复杂的后处理工艺,大大减少了工艺步骤和工艺成本,通过一次机械的表面图形转移就可以实现印刷法制备的CNT薄膜阴极的图形化显示。

    提高金属氧化物半导体器件场区抗总剂量的加固方法

    公开(公告)号:CN100373585C

    公开(公告)日:2008-03-05

    申请号:CN200610024846.4

    申请日:2006-03-17

    Abstract: 本发明涉及提高MOS晶体管场区抗总剂量辐射的加固方法,属于微电子与固体电子学中、半导体集成电路加工技术领域。本发明的特征在于在金属氧化物半导体器件制备工艺流程的刻蚀硅岛、场注入、去胶清洗、场氧化之后,以及预栅氧之前,在场区氧化层中室温下注入氮、氟、硅或锗离子中的一种或者它们的组合,在惰性气氛的保护下,于800~1000℃的温度退火30~60min,然后正常进行后续工艺,注入的能量和剂量根据场氧化层的厚度决定;在氧化层中引入深电子陷阱,避免了边缘漏电流,减小了辐射产生正电荷对器件的影响,从而提高了器件的抗总剂量辐射的水平。而且这种方法不用特殊制备氧化埋层的方法,适用于商业化生产。

    一种离子注入提高碳纳米管薄膜电子场发射性能的方法

    公开(公告)号:CN100342474C

    公开(公告)日:2007-10-10

    申请号:CN200410017788.3

    申请日:2004-04-21

    Abstract: 本发明涉及一种离子注入提高碳纳米管薄膜电子场发射的方法。特征在于通过对碳纳米管薄膜的衬底进行离子束处理,在衬底表面形成微米级的坑洞,经过后续处理,生长出具有微孔或微束特征的碳纳米管膜。通过增加碳纳米管膜中边缘比例和降低碳纳米管膜整体密度来提高场增强效果,从而改善碳纳米管薄膜的电子场发射性能。为形成碳纳米管孔洞,在离子注入后的硅片表面直接沉积催化金属层;为形成碳纳米管束,注入后在硅片表面沉积牺牲层,再然后进行退火,硅片表面形成凹坑,然后沉积催化金属层。化学腐蚀去掉牺牲层后,形成了分割的,彼此独立的小面积金属薄膜;碳纳米管膜的生长采用低频射频等离子体增强CVD方法。本方法与一般的微电子加工工艺相兼容,特别适合场发射平板显示器的单个像素点的电子场发射性能的改善。

    提高金属氧化物半导体器件场区抗总剂量的加固方法

    公开(公告)号:CN1845308A

    公开(公告)日:2006-10-11

    申请号:CN200610024846.4

    申请日:2006-03-17

    Abstract: 本发明涉及提高MOS晶体管场区抗总剂量辐射的加固方法,属于微电子与固体电子学中、半导体集成电路加工技术领域。本发明的特征在于在金属氧化物半导体器件制备工艺流程的刻蚀硅岛、场注入、去胶清洗、场氧化之后,以及预栅氧之前,在场区氧化层中室温下注入氮、氟、硅或锗离子中的一种或者它们的组合,在惰性气氛的保护下,于800~1000℃的温度退火30~60min,然后正常进行后续工艺,注入的能量和剂量根据场氧化层的厚度决定;在氧化层中引入深电子陷阱,避免了边缘漏电流,减小了辐射产生正电荷对器件的影响,从而提高了器件的抗总剂量辐射的水平。而且这种方法不用特殊制备氧化埋层的方法,适用于商业化生产。

Patent Agency Ranking