一种红外无损检测设备状态判别系统及方法

    公开(公告)号:CN113218907A

    公开(公告)日:2021-08-06

    申请号:CN202110496194.9

    申请日:2021-05-07

    Abstract: 本发明涉及一种红外无损检测设备状态判别系统及方法。该系统包括:设备数据中心以及多个缺陷检测设备;光电模块获取异常数据;计算模块采用支持向量机SVM模型对异常数据进行判别;光电模块将异常数据发送至中心存储模块以及中心计算模块;中心计算模块采用ARTMAP模型对异常数据进行二次判别;中心控制模块根据中心判别结果确定调整策略,并将中心判别结果和调整策略发送至控制模块以及显示模块;控制模块用于当中心判别结果与预判结果一致时,根据调整策略进行自动调整;当中心判别结果与预判结果不一致时,根据中心判别结果与预判结果进行调整。本发明能够快速判别异常状态类型,自动进行调整,提高系统的鲁棒性。

    一种轻量级的在线离线无证书签名方法

    公开(公告)号:CN110808833B

    公开(公告)日:2021-08-06

    申请号:CN201911100109.1

    申请日:2019-11-12

    Abstract: 本发明公开了一种轻量级的在线离线无证书签名方法,包括如下步骤:(1)初始化阶段,密钥生成中心生成主私钥和包含主公钥的公共参数;(2)密钥生成阶段,无线体域网络中的传感器节点生成自己的公钥和完整私钥;(3)离线签名阶段,在消息已知之前,传感器节点利用自己的公钥、主公钥、完整私钥和秘密值生成部分签名;(4)在线签名阶段,传感器节点使用部分签名和公共参数来生成对消息的完整签名;(5)验证阶段,验证方验证该消息的完整签名是否有效。本发明的在线离线无证书签名方法,能够抵抗伪造攻击和公钥替换攻击,并且,在恶意客户端和恶意密钥生成中心两种攻击下被证明是安全的。

    一种半沟槽离子注入的混合PiN肖特基二极管

    公开(公告)号:CN110197852A

    公开(公告)日:2019-09-03

    申请号:CN201910459149.9

    申请日:2019-05-29

    Abstract: 本发明公开了一种半沟槽离子注入的混合PiN肖特基二极管,包括:N+衬底区;漂移层,位于N+衬底区上,漂移层的表面至少包括两个沟槽及相邻两个沟槽之间的一个凸起结构;P型区,包括:沟槽底部P型区和沟槽侧壁P型区,沟槽底部P型区位于沟槽底部下方,沟槽侧壁P型区位于凸起结构下方;金属层,包括:第一部分金属层和第二部分金属层,所述第一部分金属层与一部分所述漂移层形成肖特基接触,所述第二部分金属层与所述P型区形成欧姆接触;第一部分阳极,位于肖特基接触、欧姆接触的表面。本发明采用沟槽底部P型区与沟槽侧壁P型区的半沟槽离子注入的混合结构,使导通电阻减小,从而提高器件的性能及可靠性。

    一种改善正向特性的槽型混合PiN肖特基二极管

    公开(公告)号:CN110190117A

    公开(公告)日:2019-08-30

    申请号:CN201910459150.1

    申请日:2019-05-29

    Abstract: 本发明公开了一种改善正向特性的槽型混合PiN肖特基二极管,包括:N+衬底区;漂移层,位于N+衬底区上;P型区,包括:沟槽底部P型区和沟槽侧壁P型区,沟槽侧壁P型区第一侧边与沟槽第一侧壁、沟槽底部P型区第一侧边贴合,沟槽底部P型区顶端、沟槽侧壁P型区顶端分别与沟槽底部、凸起结构底部贴合;金属层,位于沟槽与凸起结构表面,金属层包括:第一金属层部分和第二金属层部分,第一金属层部分与P型区表面形成欧姆接触区,第二金属层部分与漂移层表面形成肖特基接触区;第一部分阳极,位于金属层的表面。本发明采用P型区的混合结构,并增加第二肖特基接触,增大肖特基接触面积,使器件在正向导通下,电流密度增大,同时导通电阻减小。

    一种电荷泵环振型锁相环
    28.
    发明授权

    公开(公告)号:CN105634475B

    公开(公告)日:2018-10-30

    申请号:CN201510980579.7

    申请日:2015-12-24

    Abstract: 本发明涉及一种电荷泵环振型锁相环。电荷泵环振型锁相环包括鉴频鉴相器、电荷泵组、自偏置环路滤波器、分频器和快速锁定器。其中鉴频鉴相器、电荷泵组、自偏置环路滤波器和分频器构成第一反馈环路,自偏置环路滤波器、分频器和快速锁定器构成第二反馈环路,两条反馈环路通过自偏置环路滤波器实现嵌套式的连接。本发明中的第一反馈环路为锁相环稳定状态的工作环路,第二反馈环路为快速锁定环路,第二反馈环路的粗调整能力显著提高了锁相环的锁定速度。同时本发明还在多个内部结构中采用自偏置技术以避免使用电阻器件,显著降低了电荷泵环振型锁相环的输出抖动和对制程的工艺依赖性。

    一种基于FPGA的DDS任意波形信号发生器

    公开(公告)号:CN103956994B

    公开(公告)日:2016-12-07

    申请号:CN201410112241.5

    申请日:2014-03-24

    Abstract: 本发明公开了一种基于FPGA的DDS任意波形信号发生器,现有的信号发生器实现任意波形方式都是通过在线生成下载,这种方式额外增加了任意波形模块,在增加了成本同时也给用户带来不便。并且只是单纯的实现信号再现,无法对频谱做出很好的优化。本发明一种基于FPGA的DDS任意波形信号发生器,整个片上系统包括一个嵌入式锁相环、位宽为10的二选一数据选择器、位宽为8的四选一数据选择器、位宽为32位的第一累加器A、位宽为32位的第二累加器B、片上ROM_三角波、片上ROM_方波、片上ROM_正弦波、片上RAM_任意波、扰码发生器和NIOS II内核。本发明兼容性通用性强,控制操作简便,频谱优化。

Patent Agency Ranking