一种低潜通CMOS三态输出电路

    公开(公告)号:CN107147388A

    公开(公告)日:2017-09-08

    申请号:CN201710265919.7

    申请日:2017-04-21

    Abstract: 本发明公开了一种低潜通CMOS三态输出电路,包括输出驱动管栅端控制电路,防止栅端通过前级缓冲器对电源端漏电的传输门逻辑电路,阱电位偏置电路,阱偏置管栅电压控制电路以及输出驱动电路。本发明用途是一、电路上电后具有三态输出功能;二、电路输出端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;三、电源电压下降过程中,电路输出端对电源或地为高阻,即保证输出端与总线的隔离,如果总线信号为高电平,不存在输出端口对电源或地端的漏电通路,电路可由正常上电状态切换至冷备份工作状态;四、处于冷备份状态时,如果输出端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证输出端口与总线的隔离。

    一种减小输出信号下降时间的PECL发送器接口电路

    公开(公告)号:CN106656156B

    公开(公告)日:2020-12-08

    申请号:CN201611008894.4

    申请日:2016-11-14

    Abstract: 本发明涉及一种减小输出信号下降时间的PECL发送器接口电路,第一MOS管、第二MOS管和已有PECL发送器接口电路;第一MOS管的漏极连接已有PECL发送器接口电路的负输出端和第二MOS管的栅极;第一MOS管的源极连接已有PECL发送器接口电路的偏置电压端;第二MOS管的漏极连接已有PECL发送器接口电路的正输出端和第一MOS管的栅极;第二MOS管的源极连接已有PECL发送器接口电路的偏置电压端。本发明利用交叉耦合对管为输出节点等效负载电容提供了一条额外的放电通路,减小了输出信号的下降时间,能够适用于高频率场合,驱动大电容负载。

    一种低潜通CMOS三态输出电路

    公开(公告)号:CN107147388B

    公开(公告)日:2020-10-16

    申请号:CN201710265919.7

    申请日:2017-04-21

    Abstract: 本发明公开了一种低潜通CMOS三态输出电路,包括输出驱动管栅端控制电路,防止栅端通过前级缓冲器对电源端漏电的传输门逻辑电路,阱电位偏置电路,阱偏置管栅电压控制电路以及输出驱动电路。本发明用途是一、电路上电后具有三态输出功能;二、电路输出端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;三、电源电压下降过程中,电路输出端对电源或地为高阻,即保证输出端与总线的隔离,如果总线信号为高电平,不存在输出端口对电源或地端的漏电通路,电路可由正常上电状态切换至冷备份工作状态;四、处于冷备份状态时,如果输出端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证输出端口与总线的隔离。

    一种应用于开关电源的频率可配置的振荡器电路

    公开(公告)号:CN105634445B

    公开(公告)日:2018-07-31

    申请号:CN201511001125.7

    申请日:2015-12-28

    Abstract: 一种应用于开关电源的频率可配置的振荡器电路,该振荡器电路用于产生开关电源电路所需的时钟控制信号和斜坡信号,是一种片上电路,包括工作模式识别电路、延迟电路、同步模块、充电电流控制电路、内部振荡器。通过改变外部配置,该振荡器能够自动产生相应的控制信号,使振荡器工作在三种不同的工作模式,包括固定输出频率、可调输出频率、外部时钟同步频率。本发明振荡器电路配置方式简单、可靠度高,适用于多种需要可配置振荡器的场合,从而满足不同的应用要求。

Patent Agency Ranking