-
公开(公告)号:CN101958270B
公开(公告)日:2012-09-26
申请号:CN201010223124.8
申请日:2010-07-09
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/265
Abstract: 本发明涉及一种绝缘体上超薄应变材料的制备方法,其特征在于在选定的半导体衬底材料上外延生长一层半导体材料,该外延生长的半导体材料厚度在临界厚度以内,且使晶体处于完全应变状态,接着进行氧离子注入,使氧离子主要分布在半导体衬底材料中,最后进行800-1200℃高温退火,在形成绝缘埋层的同时,使外延生长的半导体材料顶部发生弛豫,将应力转移到衬底材料的顶部中去,形成新的应变层。所制备的超薄应变材料层≤50nm。本发明只需一步氧离子注入结合外延工艺而省去键合和剥离工艺,使绝缘体上硅得以简单实现。
-
公开(公告)号:CN102664166A
公开(公告)日:2012-09-12
申请号:CN201210175119.3
申请日:2012-05-31
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/8238 , H01L27/092
Abstract: 本发明提供一种CMOS器件及其制作方法,于具有SiO2层的Si衬底中分别形成第一深度的第一凹槽及大于所述第一深度的第二深度的第二凹槽,于所述第一凹槽及第二凹槽内分别形成Ge层、止刻层以及Ⅲ-Ⅴ族半导体层,然后采用选择性腐蚀技术刻蚀上述结构至所述第一凹槽内的Ge层,并使所述Ge层、SiO2层及Ⅲ-Ⅴ族半导体层处于同一平面,最后在所述Ge层上制作PMOS器件,在所述Ⅲ-Ⅴ族半导体层上制作NMOS器件以完成所述CMOS器件的制作。本发明只需在外延后通过选择性腐蚀工艺及抛光工艺即可获得具有Ge层及Ⅲ-Ⅴ族半导体层混合材料沟道的衬底,工艺简单,有利于降低成本;在该衬底上制备CMOS器件,具有较高的工作速度,有利于提高器件的性能。
-
公开(公告)号:CN102098028A
公开(公告)日:2011-06-15
申请号:CN201010507239.X
申请日:2010-10-14
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
Abstract: 本发明公开了一种基于混合晶向SOI工艺的CMOS环形振荡器及制备方法,该振荡器包括:SOI衬底以及制作在SOI衬底上的CMOS器件;所述CMOS器件包括:NMOS器件和PMOS器件;所述NMOS器件的沟道采用(100)晶面硅材料,所述PMOS器件的沟道采用(110)晶面硅材料。该器件可以通过在混合晶向的SOI衬底上开设窗口外延底层硅,从而在(100)晶面的顶层硅和(110)外延硅层上分别制作NMOS器件和PMOS器件。本发明可以减少CMOS环形振荡器中CMOS晶体管宽度,增大集成密度,降低非门传输延迟时间,增大振荡频率。
-
公开(公告)号:CN102082144A
公开(公告)日:2011-06-01
申请号:CN201010532715.3
申请日:2010-11-04
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/02 , H01L27/12 , H01L29/739 , H01L29/06 , H01L21/84
CPC classification number: H01L27/1203 , H01L21/84 , H01L27/0255
Abstract: 本发明公开了一种SOI电路中的ESD保护结构及其制作方法,该结构包括SOI衬底以及位于SOI衬底上的栅控二极管ESD保护器件,其中,所述栅控二极管ESD保护器件包括:正极、负极、沟道、栅介质层和栅极;所述正极和负极分别位于沟道两端,所述栅介质层和栅极依次位于沟道之上;所述沟道由N型区和P型区组成,且所述N型区与P型区形成纵向的PN结结构。本发明通过离子注入形成纵向大面积PN结进行ESD设计,大大增加了PN结面积,提高了大电流释放能力,实现了与体硅ESD电路相媲美的集成度,改善了SOI电路中ESD的鲁棒性。其制造工艺成本低,与传统SOI电路完全兼容。
-
公开(公告)号:CN101958270A
公开(公告)日:2011-01-26
申请号:CN201010223124.8
申请日:2010-07-09
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/265
Abstract: 本发明涉及一种绝缘体上超薄应变材料的制备方法,其特征在于在选定的半导体衬底材料上外延生长一层半导体材料,该外延生长的半导体材料厚度在临界厚度以内,且使晶体处于完全应变状态,接着进行氧离子注入,使氧离子主要分布在半导体衬底材料中,最后进行800-1200℃高温退火,在形成绝缘埋层的同时,使外延生长的半导体材料顶部发生弛豫,将应力转移到衬底材料的顶部中去,形成新的应变层。所制备的超薄应变材料层≤50nm。本发明只需一步氧离子注入结合外延工艺而省去键合和剥离工艺,使绝缘体上硅得以简单实现。
-
公开(公告)号:CN101916741A
公开(公告)日:2010-12-15
申请号:CN201010223281.9
申请日:2010-07-09
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762
Abstract: 本发明涉及一种绝缘体上应变硅制备方法,其特征在于将SOI的顶层硅热氧化减薄至10-30nm,然后在超薄的顶层硅上外延Si1-xGex,Si1-xGex应变层的厚度不超过其临界厚度;进行离子注入,选择合适的能量,使离子注入到埋氧和衬底硅的界面;进行退火工艺,使应变的Si1-xGex层进行弛豫,同时,顶层硅受到拉伸的应力,离子注入使得埋氧和衬底硅的界面疏松,顶层硅成为应变硅;将剩余的Si1-xGex层移除,得到所需的应变硅材料。由此可见,本发明的最大优点是通过离子注入和外延工艺,而不需要键合工艺,直接将外延SiGe材料的应力反转,直接将应力转移到绝缘体上硅的顶层硅中,从而可望大大简化绝缘体上应变硅的制备工艺。
-
公开(公告)号:CN101692436A
公开(公告)日:2010-04-07
申请号:CN200910197073.3
申请日:2009-10-13
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762
Abstract: 一种具有绝缘埋层的混合晶向应变硅衬底制备方法,包括如下步骤:提供一半导体衬底,所述半导体衬底包括第一锗硅层与支撑衬底,所述第一锗硅层具有第一晶向,支撑衬底具有第二晶向;在第一锗硅层中形成生长窗口;在生长窗口侧壁的表面形成侧墙;在生长窗口中外延生长第二锗硅层;抛光第一与第二锗硅层;注入氧离子至半导体衬底中并退火;在第一与第二锗硅层表面生长具有第一应变硅层与第二应变硅层。本发明的优点在于,保证了所有的器件层的下方都有绝缘埋层,以实现器件层和衬底之间的介质隔离。并且能够保持应变硅的应变程度,避免其在后续工艺中由于环境的变化而发生晶格的弛豫,导致应变特性丧失。
-
公开(公告)号:CN101609800A
公开(公告)日:2009-12-23
申请号:CN200910053504.9
申请日:2009-06-19
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/31 , H01L21/762 , H01L21/84 , H01L21/20 , H01L21/02
Abstract: 一种制备混合晶向半导体衬底的方法,包括如下步骤:提供键合衬底,所述键合衬底包括剥离层、第一半导体层以及腐蚀停止层;提供第二半导体支撑衬底,所述第二半导体支撑衬底表面具有第二晶面;在第一半导体层或者第二半导体支撑衬底表面形成媒介层,或者在第一半导体层和第二半导体支撑衬底的表面均形成媒介层;将第二半导体支撑衬底与键合衬底键合;采用选择性腐蚀工艺除去剥离层和腐蚀停止层;对键合后衬底进行退火。本发明的优点在于,利用高温退火消除键合界面的由亲水键合导致的自然氧化层的办法,能够制备出全局混合晶向体硅衬底,并且该全局混合晶向半导体衬底的表面半导体层具有良好的厚度均匀性。
-
公开(公告)号:CN116200803A
公开(公告)日:2023-06-02
申请号:CN202211733389.1
申请日:2022-12-30
Applicant: 上海新昇半导体科技有限公司
Abstract: 一种晶体生长装置、方法和控制系统,该晶体生长装置包括:炉体;坩埚,设置于炉体的内部,用以容纳硅熔体;提拉装置,设置于炉体的顶部,用以从硅熔体内提拉出晶体;水冷热屏,围绕晶体四周设置并具有用于吸收晶体热辐射的吸收表面,水冷热屏用于降低晶体的局部区域的温度并增大晶体的纵向温度梯度;隔热筒,设置于晶体与水冷热屏之间,隔热筒用于遮挡水冷热屏以减小吸收表面的面积;升降装置,设置于炉体的顶部并分别连接于水冷热屏和隔热筒,升降装置用于分别调节水冷热屏和隔热筒的高度以及水冷热屏与隔热筒之间的高度差,以使吸收表面的高度和面积大小与晶体的局部区域相匹配。本申请的晶体生长装置能更精细地调节晶体的纵向温度梯度。
-
公开(公告)号:CN119082865A
公开(公告)日:2024-12-06
申请号:CN202410834345.0
申请日:2024-06-25
Applicant: 上海新昇半导体科技有限公司
Abstract: 本发明提供硅片及硅片的形成方法,硅片用于半导体器件大规模集成电路和/或同质及异质半导体材料外延生长,通过在硅片的边缘区域形成一BMD圈,BMD圈位于滑移缺陷内侧,BMD圈能够有效地钉扎滑移缺陷的移动,从而阻挡硅片边缘的滑移缺陷的沿硅片边缘至硅片中心的方向传播。BMD对滑移缺陷的钉扎效果与BMD密度及大小有关,进一步的,BMD的密度大于E+8ea/cm3,BMD中的氧沉淀的直径为20nm至200nm时,滑移缺陷被高密度BMD阻挡,减弱甚至完全没有侵入硅片内部。
-
-
-
-
-
-
-
-
-