基于同步并发和分级聚类的时钟树综合方法

    公开(公告)号:CN120030979A

    公开(公告)日:2025-05-23

    申请号:CN202510101996.3

    申请日:2025-01-22

    Abstract: 本发明公开基于同步并发和分级聚类的时钟树综合方法,属于集成电路领域,包括读取所有寄存器以及时钟源的物理信息,得到粗聚类目标分组数量和单组寄存器数量阈值;利用KmeansPlus算法对读入寄存器进行粗聚类分组;提取分组结果,得到细聚类分组数量,对所有寄存器组群应用同步并发的KmeansPlus算法进行细聚类;提取细聚类汇聚点坐标,结合实例化该汇聚点所使用缓冲器的尺寸,判断是否和所连接的子寄存器发生重叠;提取实例化之后的缓冲器作为第一级综合结果,作为第二级的叶子节点输入KmeansPlus算法进行第二级粗聚类,本发明能有效降低了时间成本,加速时钟树综合进程。

    一种集成负载阻抗匹配的正交全通滤波器及芯片电路

    公开(公告)号:CN118740090B

    公开(公告)日:2025-05-16

    申请号:CN202411234828.3

    申请日:2024-09-04

    Abstract: 本发明提出了一种集成负载阻抗匹配的正交全通滤波器及芯片电路,正交全通滤波器包括差分正交网络结构;所述正交全通滤波器设置有正交差分信号的正输入端口Vin+、负输入端口Vin‑、正输出端口VI+、VQ+和负输出端口VI‑、VQ‑;所述电感器L3与正输出端口VI+端口之间添增有第五电感器L5;所述电容器C3与负输出端口VQ‑端口之间添增有第六电感器L6;所述电容器C4与正输出端口VQ+端口之间添增有第七电感器L7;所述电感器L4与负输出端口VI‑端口之间添增有第八电感器L8。本发明通过在四个输出端串联电感来抵消负载端的容性阻抗,从而达到纯电阻阻抗匹配的效果。

    基于决策树的自动测试向量生成方法及系统

    公开(公告)号:CN119780685A

    公开(公告)日:2025-04-08

    申请号:CN202510294397.8

    申请日:2025-03-13

    Abstract: 本发明公开了一种基于决策树的自动测试向量生成方法及系统,该方法首先提取待测电路的节点特征数据,然后利用训练好的决策树模型得到计算每个逻辑门的回溯置信度,回溯置信度是决策树模型对逻辑门在回溯路径中成功传播故障的预测概率值;最后选择回溯置信度高的逻辑门作为节点添加到回溯路径中,根据回溯路径生成测试向量。本发明能够有效减少测试向量的数量,降低故障检测的时间复杂度,解决了传统方法中回溯频率高、资源消耗大及噪声数据干扰等问题。

    基于专用链诊断向量的扫描链故障定位方法及系统

    公开(公告)号:CN119780684A

    公开(公告)日:2025-04-08

    申请号:CN202510289283.4

    申请日:2025-03-12

    Abstract: 本发明公开了一种基于专用链诊断向量的扫描链故障定位方法及系统,该方法首先通过链测试确定待测的功能电路扫描链中存在的故障类型,然后针对每一位触发器生成对应的专用链诊断向量,其中,该触发器及其下游触发器对应位置,根据所述故障类型设置为故障值;调整功能电路输入值,使得该触发器的上一位触发器捕获到故障值的相反值;最后利用所述专用链诊断向量进行扫描链故障测试,得到发生故障的触发器位置。本发明通过生成针对每一位扫描触发器的专用链诊断向量,并结合电路逻辑分析,能够更加准确地定位扫描链中的故障位置。

    一种基于量子限制斯塔克效应外差式光机电微腔加速度计及其制备方法

    公开(公告)号:CN119780472A

    公开(公告)日:2025-04-08

    申请号:CN202411938717.0

    申请日:2024-12-26

    Abstract: 本发明公开了一种基于量子限制斯塔克效应外差式光机电微腔加速度计,加速度计以硅基氮化物外延片为载体,包括从下至上依次设置的硅衬底层、氮化铝层、u型氮化镓层、n型氮化镓层、量子阱层、p型氮化镓层、SiO2层,设置在所述p型氮化镓层上的p型电极、设置在所述n型氮化镓层边缘的n型电极。本发明在硅衬底上的氮化物材料,利用光刻和ICP刻蚀工艺在一根梁的两个区域制备两个LD。由于应力的不同,两个LD的峰值中心会有频差。通电情况下,加速度负载频差会发生变化,由于频差的变化,可以更加稳定,精确的感知加速度的大小。

    一种基于BPPC算法的芯片内建自测试存储器分组方法

    公开(公告)号:CN119622262A

    公开(公告)日:2025-03-14

    申请号:CN202411770208.1

    申请日:2024-12-04

    Abstract: 本发明公开一种基于BPPC算法的芯片内建自测试存储器分组方法,属于计算、推算或计数的技术领域。该方法包括:提取存储器文件信息预处理后并存入存储器信息结构体数组;通过K‑means++算法,根据存储器属性对存储器进行初步聚类;通过距离约束构建存储器之间的约束关系并用冲突矩阵表示;运用顶点着色问题模型将兼容存储器组分解为无距离关系的存储器组,使用FFD方法对无约束关系的存储器组进行一维装箱,使用粒子群算法对分组情况进行优化,将其指派给对应的控制器。将BPPC算法和MBIST测试方法结合,在存储器距离和最大功耗的限制下寻求控制器数量最小的最优解。本发明采用多阶段优化方法和多目标方法,使分组结果更加精准。

    一种TTL电平转换电路
    118.
    发明公开

    公开(公告)号:CN118764023A

    公开(公告)日:2024-10-11

    申请号:CN202411248884.2

    申请日:2024-09-06

    Abstract: 本发明公开了一种TTL电平转换电路,属于半导体集成电路技术领域,电平转换模块采用若干串联的D管将输入电平位移为第一目标电平,所述D管为砷化镓耗尽型场效应管;反相器模块包括依次电性连接的第一级反相器和第二级反相器;第一级反相器和第二反相器均包括反相逻辑功能单元、供电支路和负载单元,其中,反相逻辑功能单元分别与供电支路和负载单元供电支路电性连接,且反相逻辑功能单元、供电支路和负载单元中的场效应管均为D管。优点:全部基于耗尽型场效应管和电阻,在不使用增强型场效应管的前提下,设计出符合要求的电平转换电路,促进了单片微波集成电路的简化、小型化,大大提高了工艺上的可适用性。

    一种反相电路以及TTL电路
    119.
    发明公开

    公开(公告)号:CN118764021A

    公开(公告)日:2024-10-11

    申请号:CN202411241507.6

    申请日:2024-09-05

    Abstract: 本发明公开了一种反相电路以及TTL电路,包括晶体管一、晶体管二、晶体管三和电阻一,晶体管一、晶体管二、晶体管三均采用增强型伪高电子迁移率晶体管;晶体管一的栅极接晶体管三的栅极,并作为反相电路的输入端,晶体管一的源极接电源电压VEE,晶体管一的漏极分别接电阻一的一端、晶体管二的栅极,电阻一的另一端和晶体管二的漏极接地,晶体管二的源极和晶体管三的漏极相接,并作为反相电路的输出端,晶体管三的源极接电源电压。优点:大大提高电路的可靠性,整形波形,使输出电压更加接近0V和‑5V,提高驱动负载能力;减少成本,降低系统复杂度,同时该驱动电路功耗较低,提供良好的驱动能力。

Patent Agency Ranking