一种基于T型等效电路的集总功分器及其设计方法

    公开(公告)号:CN118783069B

    公开(公告)日:2025-02-11

    申请号:CN202411263402.0

    申请日:2024-09-10

    Abstract: 本发明设计了一种基于T型等效电路的集总功分器及其设计方法,集总功分器包括输入端口、两个输出端口以及两条支路;所述两条支路对称相同;所述两条支路的输入端与所述输入端口连接,所述两条支路的输出端与至少两个输出端口一一对应连接;一条所述支路至少包括第一阶电磁混合耦合的T型等效电路、第二阶T型等效电路和第三阶T型等效电路。通过上述设计保证功分器实现在各波段超宽带频段内的良好工作性能,电磁混合耦合的T型等效电路有效的拓展了带宽,采用电阻与电容进行隔离在工作频段内具有高隔离度、低插损、良好输入输出阻抗匹配性能,满足了现阶段市场需求。

    一种集成负载阻抗匹配的正交全通滤波器及芯片电路

    公开(公告)号:CN118740090B

    公开(公告)日:2025-05-16

    申请号:CN202411234828.3

    申请日:2024-09-04

    Abstract: 本发明提出了一种集成负载阻抗匹配的正交全通滤波器及芯片电路,正交全通滤波器包括差分正交网络结构;所述正交全通滤波器设置有正交差分信号的正输入端口Vin+、负输入端口Vin‑、正输出端口VI+、VQ+和负输出端口VI‑、VQ‑;所述电感器L3与正输出端口VI+端口之间添增有第五电感器L5;所述电容器C3与负输出端口VQ‑端口之间添增有第六电感器L6;所述电容器C4与正输出端口VQ+端口之间添增有第七电感器L7;所述电感器L4与负输出端口VI‑端口之间添增有第八电感器L8。本发明通过在四个输出端串联电感来抵消负载端的容性阻抗,从而达到纯电阻阻抗匹配的效果。

    一种基于T型等效电路的集总功分器及其设计方法

    公开(公告)号:CN118783069A

    公开(公告)日:2024-10-15

    申请号:CN202411263402.0

    申请日:2024-09-10

    Abstract: 本发明设计了一种基于T型等效电路的集总功分器及其设计方法,集总功分器包括输入端口、两个输出端口以及两条支路;所述两条支路对称相同;所述两条支路的输入端与所述输入端口连接,所述两条支路的输出端与至少两个输出端口一一对应连接;一条所述支路至少包括第一阶电磁混合耦合的T型等效电路、第二阶T型等效电路和第三阶T型等效电路。通过上述设计保证功分器实现在各波段超宽带频段内的良好工作性能,电磁混合耦合的T型等效电路有效的拓展了带宽,采用电阻与电容进行隔离在工作频段内具有高隔离度、低插损、良好输入输出阻抗匹配性能,满足了现阶段市场需求。

    一种集成负载阻抗匹配的正交全通滤波器及芯片电路

    公开(公告)号:CN118740090A

    公开(公告)日:2024-10-01

    申请号:CN202411234828.3

    申请日:2024-09-04

    Abstract: 本发明提出了一种集成负载阻抗匹配的正交全通滤波器及芯片电路,正交全通滤波器包括差分正交网络结构;所述正交全通滤波器设置有正交差分信号的正输入端口Vin+、负输入端口Vin‑、正输出端口VI+、VQ+和负输出端口VI‑、VQ‑;所述电感器L3与正输出端口VI+端口之间添增有第五电感器L5;所述电容器C3与负输出端口VQ‑端口之间添增有第六电感器L6;所述电容器C4与正输出端口VQ+端口之间添增有第七电感器L7;所述电感器L4与负输出端口VI‑端口之间添增有第八电感器L8。本发明通过在四个输出端串联电感来抵消负载端的容性阻抗,从而达到纯电阻阻抗匹配的效果。

Patent Agency Ranking