一种原型验证装置的外围电路结构

    公开(公告)号:CN219716113U

    公开(公告)日:2023-09-19

    申请号:CN202320850777.1

    申请日:2023-04-17

    发明人: 郝智翔 于鑫

    IPC分类号: G06F30/367

    摘要: 本实用新型提供一种原型验证装置的外围电路结构,包括:与现场可编程门阵列FPGA芯片电连接的存储器、输入/输出接口、第一时钟电路和第二时钟电路;所述第一时钟电路包括:基准时钟分频器、与所述基准时钟分频器电连接的时钟反馈电路以及与所述时钟反馈电路电连接的第一输出时钟电路;所述第二时钟电路包括:输入时钟电路、与所述输入时钟电路电连接的延迟反馈电路以及与所述延迟反馈电路电连接的第二输出时钟电路。本实用新型的方案可以满足多种芯片的验证需求。

    单刀双掷开关
    2.
    实用新型

    公开(公告)号:CN217590777U

    公开(公告)日:2022-10-14

    申请号:CN202222280973.8

    申请日:2022-08-30

    发明人: 胡译文

    摘要: 本实用新型公开了一种单刀双掷开关,单刀双掷开关的输入偏置电路的输出端分别与第一隔直电容的第一端和第二隔直电容的第一端电连接,第一隔直电容的第二端与至少一个第一二极管的正极端电连接,第一二极管的负极端接地,第一隔直电容的第二端还与第一电源偏置电路的输出端电连接,第一电源偏置电路的输出端与单刀双掷开关的第一输出端电连接;第二隔直电容的第二端与至少一个第二二极管的正极端电连接,第二二极管的负极端接地,第二隔直电容的第二端还与第二电源偏置电路的输出端电连接,第二电源偏置电路的输出端与单刀双掷开关的第二输出端电连接。单刀双掷开关可以增加功率容量,改善开关电路的微波性能,满足系统高功率容量的要求。

    一种FPGA原型验证装置
    3.
    实用新型

    公开(公告)号:CN211293947U

    公开(公告)日:2020-08-18

    申请号:CN201922080099.1

    申请日:2019-11-27

    发明人: 卢玲慧

    IPC分类号: G06F30/367

    摘要: 本实用新型提供一种FPGA原型验证装置,包括:控制板1、网口接口板2、PCIE接口板5、底板框16、用户接口板支架24、用户接口板25、主体板35、电源输入板39、后框40、右框41、前框42、左框44、用户前面板64以及电源板;电源输入板39分别给控制板1和电源板供电;在FPGA原型验证装置上电过程中,控制电源输入板39先为控制板1供电,再为电源板供电;在FPGA原型验证装置下电过程中,FPGA原型验证装置控制电源输入板39先断开电源板的供电,再断开控制板1的供电。本实用新型将控制板1和主体板35的电源分开,方便了维护,并且区分了上电和下电的顺序,整体上提高了FPGA原型验证装置的安全性。

    一种电荷灵敏前置放大装置

    公开(公告)号:CN221652568U

    公开(公告)日:2024-09-03

    申请号:CN202323594384.8

    申请日:2023-12-28

    IPC分类号: H03F1/32 H03F1/26 G06F30/367

    摘要: 本实用新型涉及一种电荷灵敏前置放大装置,包括输入模块,输入模块包括4个并联的结型JFET‑N沟道场效应管,用于将核辐射探测器产生的电子-空穴对经外加高压电场形成的电荷信息收集并形成脉冲信号;输入模块连接初级放大模块,初级放大模块用于增强输入模块输出脉冲信号的强度;初级放大模块连接线性放大模块,线性放大模块用于输入信号的复现和增强;线性放大模块连接输出模块,输出模块用于将交流电流放大输出,本实用新型使用集成运放代替部分晶体管电路,减小了电路规模,噪声低且信噪比高,抗干扰能力强,尽可能排除截止失真和饱和失真。

    集成电路设计优化的装置及存储集成电路设计指令的装置

    公开(公告)号:CN219872384U

    公开(公告)日:2023-10-20

    申请号:CN202320188982.6

    申请日:2023-02-08

    摘要: 一种集成电路设计优化的装置及存储集成电路设计指令的装置。在一个实施例中,所述装置包括一或多个处理器,所述一或多个处理器被配置成:接收包括数字子系统及模拟子系统的集成电路的电路设计;合成用于所述数字子系统的第一硬件描述语言网络连线表;基于只有加、减、乘及除运算符号,合成用于所述模拟子系统的第二硬件描述语言网络连线表;以及使用以所述第一硬件描述语言网络连线表及所述第二硬件描述语言网络连线表二者作为输入的单个基于硬件描述语言的仿真软件来获得所述集成电路的所述电路设计的行为。

    衰减耦合电路
    6.
    实用新型

    公开(公告)号:CN210724747U

    公开(公告)日:2020-06-09

    申请号:CN201921543216.7

    申请日:2019-09-17

    发明人: 黄建林 胡源

    摘要: 本实用新型公开了一种衰减耦合电路。本实用新型衰减耦合电路,包括:输入端口、输出端口、耦合端口、第一电阻、第二电阻、第三电阻和第四电阻;所述输入端口、第一电阻的一端和所述第二电阻的一端连接在一起;所述第二电阻远离所述输入端口的一端接地;所述第一电阻远离所述输入端口的一端、所述第三电阻的一端和所述输出端口连接在一起;所述第三电阻远离所述输出端口的一端、所述耦合端口和所述第四电阻的一端连载一起;所述第四电阻远离所述耦合端口的一端接地。本实用新型的有益效果:将功率耦合植入到PI形或者T形衰减器中,巧妙进行阻抗配合,即保证了端口较好的驻波,同时又实现了功率耦合的功能,结构紧凑,实用价值高。

    谐振电路LLC的驱动模块
    7.
    实用新型

    公开(公告)号:CN210222761U

    公开(公告)日:2020-03-31

    申请号:CN201921158555.3

    申请日:2019-07-22

    IPC分类号: G06F30/367

    摘要: 本申请公开了一种谐振电路LLC的驱动模块,包括周期信号输入端口、死区信号输入端口、信号延迟输入端口、信号处理模块和八个驱动信号输出端口;八个驱动信号输出端口包括四个原边输出端口和四个副边输出端口;信号处理模块用于处理周期信号和死区信号以生成四个原边开关管驱动信号,并通过四个原边输出端口输出四个原边开关管驱动信号;信号处理模块还用于处理周期信号、死区信号和相位差信号以生成四个副边开关管驱动信号,并通过四个副边输出端口输出四个副边开关管驱动信号。实施本申请实施例可拓宽MATLAB在仿真领域的应用范围。

    沟槽肖特基二极管的能效分析方法及装置

    公开(公告)号:CN118966123A

    公开(公告)日:2024-11-15

    申请号:CN202411450800.3

    申请日:2024-10-17

    发明人: 谢刚 徐显修

    摘要: 本申请提供了沟槽肖特基二极管的能效分析方法及装置,涉及半导体制造技术领域,包括:建立沟槽肖特基二极管的应用场景集合,并进行能效关联参数的关键度分析,建立关键能效参数;配置理想仿真模型进行应用场景集合的模拟测试,记录模拟测试结果,建立沟槽肖特基二极管的理想能效表现;利用应用场景集合搭建测试场景,执行沟槽肖特基二极管的能效测试,建立场景能效测试结果;对齐场景能效测试结果和理想能效表现,建立场景能效和寄生能效损失;根据场景能效和寄生能效损失进行应用场景能效管理。本申请解决了现有方法难以捕捉应用场景差异和寄生效应对能效的影响,导致能效分析不够全面和准确的技术问题,提高了能效分析的准确性与全面性。

    一种基于动态邻域筛选集的声表面波ADM传感器件设计方法

    公开(公告)号:CN118966122A

    公开(公告)日:2024-11-15

    申请号:CN202411436074.X

    申请日:2024-10-15

    申请人: 南通大学

    摘要: 本发明提供了一种基于动态邻域筛选集的声表面波ADM传感器件设计方法,属于环境监测领域,解决空调灰尘检测问题,其技术方案为,包括以下步骤:S10、给出声表面波ADM传感器件目标参数。S20、根据理论预测面积S1和实际计算面积S2的最小绝对差值生成指条排列结构。S30、生成筛选集,基于动态邻域修改Y,生成新结构。S40、比较仿真频率响应和目标频率响应,输出声表面波ADM传感器件设计结果。本发明的有益效果为:简单高效的设计了基于动态邻域筛选集的声表面波ADM传感器件,易于推广到其他声表面波器件。