一种图形渲染处理方法及片上系统

    公开(公告)号:CN120014132A

    公开(公告)日:2025-05-16

    申请号:CN202510040650.7

    申请日:2025-01-10

    Abstract: 本申请涉及计算机技术领域,公开了一种图形渲染处理方法及片上系统,其中,所述方法包括:中央处理器通过片上网络将图形渲染请求写入共享内存中,并通过片上网络将图形渲染请求的描述信息发送至图形处理器;图形处理器基于接收到的描述信息,直接从共享内存中读取图形渲染请求,并将针对图形渲染请求处理得到的渲染结果写入共享内存中;显示控制器直接从共享内存中读取渲染结果,并通过外接显示设备展示渲染结果。本申请一个或多个实施方式提供的技术方案,可以提高图形渲染请求的处理效率。

    数据运算的实现方法、片上系统及计算设备

    公开(公告)号:CN119892337A

    公开(公告)日:2025-04-25

    申请号:CN202411901079.5

    申请日:2024-12-23

    Abstract: 本申请涉及信息安全技术领域,公开了一种数据运算的实现方法、片上系统及计算设备,其中,采用至少两种不同的椭圆曲线点运算进行组合得到组合运算指令;其次,考虑到第一类模运算步骤与第二类模运算步骤之间的功耗差异,为了防止通过分析第一类模运算步骤和第二类模运算步骤的功耗,反推出私钥,将组合运算指令中当前运算操作和下一运算操作的交界处设计为运算连接处;最后,计算单元在运算连接处并行执行当前运算操作中的第一类模运算步骤和下一运算操作中的第二类模运算步骤,以在不损失数据运算性能的前提下避免泄露第一类模运算步骤和第二类模运算步骤的功耗特征,达到防护SPA攻击的效果。

    一种防护部件、安全度量方法及防护系统

    公开(公告)号:CN117574464A

    公开(公告)日:2024-02-20

    申请号:CN202311575859.0

    申请日:2023-11-23

    Abstract: 本发明公开一种防护部件、安全度量方法及防护系统,所述防护部件独立于微处理器架构设置,防护部件包括PC I e接口和可信核,PC I e接口的两端分别与可信核和微处理器架构相连,PC I e接口具有至少一个虚拟功能,每一虚拟功能能够分别与微处理器架构中的每一度量对象建立起一一对应的映射关系,从而使得防护部件能够利用虚拟功能和度量对象的映射关系,从微处理器架构获取多个度量对象的待度量信息以进行安全度量,实现了使用一个防护部件对多个度量对象进行安全度量的目的,无需额外增加防护部件,降低了硬件资源的浪费。

    实现安全可信启动的方法、安全架构系统及相关设备

    公开(公告)号:CN115618365B

    公开(公告)日:2023-06-13

    申请号:CN202211616697.6

    申请日:2022-12-16

    Abstract: 本申请提供了一种实现安全可信启动的方法、安全架构系统及相关设备,所述安全架构系统搭载有富执行环境子系统、可信执行环境子系统和安全元件子系统,所述安全架构系统中构建有可信密码服务模块,所述可信密码服务模块包括TCM服务模块和TCM密码模块,本申请不仅利用了硬件可信根技术对固件进行逐级验证,实现安全启动技术的信任链构建;同时,利用了所述TCM服务模块和/或所述TCM密码模块对启动过程中加载运行的固件进行可信度量、可信存储及可信报告,实现可信计算技术的信任链构建。另外,将TCM服务模块和TCM密码模块构建在同一个子系统中,可以提高可信密码服务模块的集成度,降低系统对可信密码服务模块调度的复杂度。

    微处理器、数据处理方法、电子设备和存储介质

    公开(公告)号:CN113449331B

    公开(公告)日:2021-12-17

    申请号:CN202111017737.0

    申请日:2021-09-01

    Abstract: 本公开提供了微处理器、数据处理方法、电子设备和存储介质。微处理器,包括:密码引擎单元,被配置为执行密码算法;控制单元,与所述密码引擎单元相连接,其中所述控制单元被配置为:接收多个访问请求,所述多个访问请求分别来自多个执行环境;响应所述多个访问请求中的一个访问请求,以指示所述密码引擎单元执行密码算法。本公开的微处理器可以避免分别来自不同执行环境的多个访问请求之间的冲突。

    一种用于存储系统的安全隔离方法及装置

    公开(公告)号:CN108958649A

    公开(公告)日:2018-12-07

    申请号:CN201810475132.8

    申请日:2018-05-17

    CPC classification number: G06F3/0622 G06F3/0653 G06F3/0679 G06F21/78

    Abstract: 本发明公开了一种用于存储系统的安全隔离方法及装置,方法实施步骤包括截获片上网络对存储系统的读写请求并判断读写请求是否合法,合法则继续发送读写请求并等待及缓存响应报文;否则丢弃读写请求并生成响应报文,最终将具有相同响应通道编号的响应报文按照读写请求的发起顺序返回给片上网络;装置包括时钟转换单元和安全隔离装置,安全隔离装置包括控制寄存器单元、片上网络接口模块、写请求过滤单元、读请求过滤单元以及存储系统接口模块。本发明能够将存储系统划分出安全域并设置访问条件,只有满足访问条件的请求才能访问安全域、不满足访问条件请求将被阻塞,实现了存储系统的安全隔离,具有硬件实现代价小、扩展性好、结构简单、易于实现的优点。

    一种错误检测电路、方法及片上系统

    公开(公告)号:CN118467266A

    公开(公告)日:2024-08-09

    申请号:CN202410473913.9

    申请日:2024-04-18

    Abstract: 本说明书实施例提供了一种错误检测电路中,该电路中,可调延时模块包括多个延时链路,该可调延时模块可以响应于配置信号,配置多个延时链路各自对应不同的延时时间,并响应于待测信号的输入,利用多个延时链路各自对应的延时时间,生成多个输出信号,以使信号检测模块可以基于多个输出信号生成预警信号,实现错误的检测;在检测过程中,由于多个延时链路各自对应的延时时间可以通过配置信号配置,使得各延时链路的延时时间被配置的与待测信号适配(即利用多个延时链路各自对应的延时时间,生成的多个输出信号的合适位置可以被信号检测模块检测),从而使得错误检测电路可以对多种频率的工作信号进行错误检测,有利于提高错误检测电路的适用性。

Patent Agency Ranking